参数资料
型号: RD3152MMA7260Q
厂商: Freescale Semiconductor
文件页数: 66/232页
文件大小: 0K
描述: BOARD REF 3-AXIS ACCELEROMETER
标准包装: 1
系列: ZSTAR
传感器类型: 加速计,3 轴
传感范围: ±1.5g,2g,4g,6g
接口: 模拟
灵敏度: 800、600、300 或 200 mV/g
电源电压: 2.2 V ~ 3.6 V
嵌入式: 是,MCU,8 位
已供物品: 2 个板,电池,CD
已用 IC / 零件: MMA7260,MC68HC908JW32
相关产品: MMA6281QR2CT-ND - IC ACCELEROMETER XZ AXIS 16-QFN
MMA7261QR2CT-ND - SENSOR ACCEL 3-AXIS +/-2.5 16QFN
MMA6271QR2DKR-ND - IC ACCELEROMETER XY AXIS 16-QFN
MMA6271QR2CT-ND - IC ACCELEROMETER XY AXIS 16-QFN
MMA6281QT-ND - IC ACCELEROMETER XZ AXIS 16-QFN
MMA6281QR2TR-ND - IC ACCELEROMETER XZ AXIS 16-QFN
MMA6280QT-ND - IC ACCELEROMETER XZ AXIS 16-QFN
MMA7261QT-ND - IC ACCELEROMETER XYZ AXIS 16-QFN
MMA6271QR2TR-ND - IC ACCELEROMETER XY AXIS 16-QFN
MMA6271QT-ND - IC ACCELEROMETER XY AXIS 16-QFN
更多...
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页当前第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页
USB 2.0 FS Module
MC68HC908JW32 Data Sheet, Rev. 6
158
Freescale Semiconductor
USBRSTIE — USB RESET Interrupt Mask
This read/write bit enables a CPU interrupt request when USBRST flag of USB status register
(USBSR) and URSTD bit of configuration register (CONFIG) is set. Reset clears this bit.
1 = CPU interrupt request is enabled when USB reset signal is detected
0 = CPU interrupt request is disabled when USB reset signal is detected
RESUMEFIE — Resume Interrupt Mask
This read/write bit enables a CPU interrupt request when the USB bus activity is resumed or
RESUMEF of USB status register (USBSR) is set. Reset clears this bit.
1 = CPU interrupt request is enabled when USB bus activity is resumed
0 = CPU interrupt request is disabled when USB bus activity is resumed
SUSPNDIE — Suspend Mode Interrupt Mask
This read/write bit enables a CPU interrupt request when the module entered suspend mode or
SUSPND flag of USB status register (USBSR) is set. Reset clears this bit.
1 = CPU interrupt request is enabled when the module enters suspend mode
0 = CPU interrupt request is disabled when the module enters suspend mode
11.5.4 USB Endpoint 0 Control/Status Register (UEP0CSR)
DSIZE[3:0]_OUT — Endpoint 0 Data Size for OUT packet
These bits specify the packet size received for the previous valid OUT packet. The bits are read only.
DSIZE[3:0]_IN — Endpoint 0 Data Size for IN packet
These bits indicates the packet size to be transmitted in response to the next IN packet. The bits are
write only.
DVALID_IN — Data valid enable bit for IN packet
This read/write bit indicates the data in the endpoint buffer is valid and ready to send. Setting this bit
triggers the data transmission. The bit will be cleared automatically by hardware when a successful IN
packet transaction occurred or a valid SETUP packet is received. The bit can also be cleared by writing
zero. When the bit is zero, all IN packets to endpoint zero will be responded by NAK. Reset also clears
this bit.
1 = Data in the EP0 buffer is valid and ready to transmit
0 = Data in the EP0 buffer is not valid
TFRC_IN — Transfer Complete Flag for IN packet
This read/write bit indicates the data in the EP0 buffer is completely transferred to the host. When the
bit is set, all successive IN packet is responded by NAK. Writing zero to clear this bit. Writing one to
the bit has no effect.
1 = Endpoint data transfer completed
0 = Default status
Address:
$0054
Bit 7
6
5
4
3
2
1
Bit 0
Read: DSIZE3_OUT DSIZE2_OUT DSIZE1_OUT DSIZE0_OUT
DVALID_IN
TFRC_IN
DVALID_OUT
TFRC_OUT
Write:
DSIZE3_IN
DSIZE2_IN
DSIZE1_IN
DSIZE0_IN
Reset:
0
Figure 11-6. USB Endpoint 0 Control/Status Register
相关PDF资料
PDF描述
1300060737 CORDSET FEMALE 12' 16/4 PVC
NBSG53ABAEVB BOARD EVAL BBG NBSG53ABA
NBSG16BAEVB BOARD EVALUATION BBG NBSG16BA
1300060241 CORDSET FEMALE 20' 16/3 PVC
1300100221 CORDSET MALE-FEMALE 6' 16/3 PVC
相关代理商/技术参数
参数描述
RD316 制造商:UNK 功能描述:
RD316T93W 制造商:Eaton Corporation 功能描述:RD 3P 1600A W/DIGITRIP 910 TRIP UNIT W/LS FUNCTION
RD316WK 制造商:Eaton Corporation 功能描述:3 Pole 1600 Amp Molded Case Switch
RD317 制造商:Intel 功能描述:CRD,PLN,PE6800,800T
RD3172MMA7455L 功能描述:加速传感器开发工具 EVAL BD FOR MMA7455L RoHS:否 制造商:Murata 工具用于评估:SCA3100-D04 加速:2 g 传感轴:Triple Axis 接口类型:SPI 工作电压:3.3 V