参数资料
型号: SC1201UCL-266F
厂商: ADVANCED MICRO DEVICES INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 266 MHz, MICROPROCESSOR, PBGA432
封装: 40 X 40 MM, 1.72 MM HEIGHT, 1.27 MM PITCH, LEAD FREE, MO-151, EBGA-432
文件页数: 280/465页
文件大小: 4068K
代理商: SC1201UCL-266F
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页当前第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页第461页第462页第463页第464页第465页
350
AMD Geode SC1200/SC1201 Processor Data Book
Video Processor Module
Revision 7.1
Flicker Filter, Progressive Video and
YUV or RGB Mixing/Blending
If RGB mixing/blending is enabled, then the flicker filter’s ,
1, coefficients in the Mixer/Blender block can not be
used. If progressive video is mixed/blended the , 1,
coefficients can not be used because the video will be dis-
torted. Therefore the , , coefficients must be used.
This setting of the flicker filter effects both the video and the
graphics data. This setting is not a recommended setting
but it is the only choice, other than disabling the flicker filter,
if simultaneous TV and CRT/TFT output is desired.
Flicker Filter, Interlaced Video and
RGB Mixing/Blending
Flicker filter should not be enabled. Neither flicker filter
choice results in an acceptable image.
Scan Rate Conversion
After the flicker filter, the image is scan rate converted from
progressive to interlace. This is the scan protocol needed
for TV. The image also crosses a clock domain. Up to this
point the image has been in the GX1 module’s graphics
clock domain. With the line buffer it moves into the TVOUT
block’s timing generator clock domain.
7.2.4.2
Pre-Encoder Horizontal Scaler
The image can now be upscaled or downscaled horizon-
tally.
F4FAR0+Memory
Offset
810h[30:24]
and
F4FAR0+Memory Offset 814h[10] controls the pre-encoder
horizontal scaler.
7.2.4.3
Video Output Port (VOP)
The image is VESA Video Interface Port Rev. 1.1 Task B
encoded and sent to the VOP interface. The encoded data
only contains active video. It does not contain an ancillary
data block, sliced VBI data, or audio data. The VOP inter-
face is enabled through the pin multiplexing registers of the
General Configuration Block (see Section 4.2 "Pin Multi-
7.2.4.4
TV Encoder Timing Generator
The timing generator generates all the necessary clocks to
properly drive an NTSC TV or PAL TV and the Video Out-
put Port.
7.2.4.5
TV Encoder
This block creates the TV signals. Both NTSC and PAL
encodings are supported. F4FAR0+Memory Offset C00h-
C14h program the TV encoder.
Closed captioning information can be output to the TV
under direct program control. F4FAR0+Memory Offset
818h-828h stores, controls, and positions the closed cap-
tioning information.
7.2.5
VESA DDSC2B and DPMS Support
The Video Processor supports VESA, DDSC2B, and
DPMS standards for enhanced monitor communications
and power management support. This support is provided
via signals DDC_SCL (muxed with IDE_DATA10) and
DDC_SDA (muxed with IDE_DATA9). F4BAR0+Memory
Offset 04h[24, 23, 22] controls the interface.
7.2.6
Integrated
DACs
The Video Processor uses a Digital to Analog Converter
(DAC) for CRT and TV.
To interface directly with the CRT display, the Video Pro-
cessor incorporates triple 8-bit video DACs. The integrated
DACs drive the RED, GREEN and BLUE inputs of the CRT.
Each integrated DAC is an 8-bit current output type which
can run at a clock rate of up to 135 MHz. The integrated
DAC can generate voltage levels from 0 to 1.0V, when driv-
ing 75
double-terminated loads.
Differential and integral linearity errors, over full tempera-
ture and voltage ranges, are less than one LSB.
The peak white voltage (VFR - full range output voltage),
generated at the DAC, is defined according to the following
formula:
VFR = 3.35(VREF / RSET)*75
where:
VREF is the voltage at VREF (either internal bandgap refer-
ence, or externally connected voltage reference).
RSET is the value of resistance between SETRES and
AVSS (typically 470 ).
Figure 7-14. DAC Voltage Levels
DAC
AVSS
CRT
RL
Monitor
相关PDF资料
PDF描述
SC12484CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC11483CV-110 PALETTE-DAC DSPL CTLR, PQCC44
SC11483CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC12482CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC12483CV-66 PALETTE-DAC DSPL CTLR, PQCC44
相关代理商/技术参数
参数描述
SC1201UFH-266 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Advanced Micro Devices 功能描述: 制造商:AMD 功能描述:
SC1201UFH-266B 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1201UFH-266F 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1201UFH-266FR 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1202 制造商:SEMTECH 制造商全称:Semtech Corporation 功能描述:600mA Low Dropout Positive Voltage Regulator