参数资料
型号: SC1201UCL-266F
厂商: ADVANCED MICRO DEVICES INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 266 MHz, MICROPROCESSOR, PBGA432
封装: 40 X 40 MM, 1.72 MM HEIGHT, 1.27 MM PITCH, LEAD FREE, MO-151, EBGA-432
文件页数: 442/465页
文件大小: 4068K
代理商: SC1201UCL-266F
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页当前第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页第461页第462页第463页第464页第465页
78
AMD Geode SC1200/SC1201 Processor Data Book
Signal Definitions
Revision 7.1
3.4.10
IDE Interface Signals
Signal Name
Ball No.
Type
Description
Mux
EBGA
TEPBGA
IDE_RST#
A22
AA1
O
IDE Reset. This signal resets all devices
attached to the IDE interface.
TFTDCK
IDE_ADDR2
C17
U2
O
IDE Address Bits. These address bits are
used to access a register or data port in a
device on the IDE bus.
TFTD4
IDE_ADDR1
C26
AE1
TFTD2
IDE_ADDR0
A26
AD3
TFTD3
IDE_DATA[15:0]
See
See
I/O
IDE Data Lines. IDE_DATA[15:0] transfers
data to/from the IDE devices.
The IDE interface is
muxed with the TFT
interface. See Table
muxing details.
IDE_IOR0#
C21
Y4
O
IDE I/O Read Channels 0 and 1.
IDE_IOR0# is the read signal for Channel 0
and IDE_IOR1# is the read signal for Chan-
nel 1. Each signal is asserted at read
accesses to the corresponding IDE port
addresses.
TFTD10
IDE_IOR1#
AH3
D28
O
GPIO6+DTR2#/
BOUT2+SDTEST5#
IDE_IOW0#
D24
AD2
O
IDE I/O Write Channels 0 and 1.
IDE_IOW0# is the write signal for Channel 0.
IDE_IOW1# is the write signal for Channel 1.
Each signal is asserted at write accesses to
corresponding IDE port addresses.
TFTD9
IDE_IOW1#
AG4
C28
O
GPIO9+DCD2#+
SDTEST2
IDE_CS0#
A27
AF2
O
IDE Chip Selects 0 and 1. These signals are
used to select the command block registers
in an IDE device.
TFTD5
IDE_CS1#
C16
P2
O
TFTDE
IDE_IORDY0
A25
AD1
I
I/O Ready Channels 0 and 1. When de-
asserted, these signals extend the transfer
cycle of any host register access if the
required device is not ready to respond to the
data transfer request.
Note:
If
selected
as
IDE_IORDY0
or
IDE_IORDY1
function(s)
but
not
used, then signal(s) should be tied
high.
TFTD11
IDE_IORDY1
AJ1
B29
I
GPIO10+DSR2#+
SDTEST1
IDE_DREQ0
C24
AC4
I
DMA Request Channels 0 and 1. The
IDE_DREQ signals are used to request a
DMA transfer from the SC1200/SC1201 pro-
cessor. The direction of transfer is deter-
mined by the IDE_IOR/IOW signals.
Note:
If
selected
as
IDE_DREQ0/
IDE_DREQ1 function but not used,
tie IDE_DREQ0/IDE_DREQ1 low.
TFTD8
IDE_DREQ1
AJ2
C31
I
GPIO8+CTS2#
+SDTEST5
IDE_DACK0#
C25
AD4
O
DMA Acknowledge Channels 0 and 1. The
IDE_DACK# signals acknowledge the DREQ
request to initiate DMA transfers.
TFTD0
IDE_DACK1#
AH4
C30
O
GPIO7+RTS2#
+SDTEST0
相关PDF资料
PDF描述
SC12484CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC11483CV-110 PALETTE-DAC DSPL CTLR, PQCC44
SC11483CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC12482CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC12483CV-66 PALETTE-DAC DSPL CTLR, PQCC44
相关代理商/技术参数
参数描述
SC1201UFH-266 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Advanced Micro Devices 功能描述: 制造商:AMD 功能描述:
SC1201UFH-266B 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1201UFH-266F 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1201UFH-266FR 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1202 制造商:SEMTECH 制造商全称:Semtech Corporation 功能描述:600mA Low Dropout Positive Voltage Regulator