参数资料
型号: SIO10N268-NU
厂商: STANDARD MICROSYSTEMS CORP
元件分类: 外设及接口
英文描述: MULTIFUNCTION PERIPHERAL, PQFP128
封装: 14 X 14 MM, 1MM THICKNESS, GREEN, TQFP-128
文件页数: 199/251页
文件大小: 1384K
代理商: SIO10N268-NU
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页当前第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页
Advanced Notebook I/O for ISA or LPC Designs
Datasheet
SMSC SIO10N268
Page 51
Rev. 0.5 (03-24-05)
DATASHEET
NAME
SYMBOL
DESCRIPTION
PCI Clock
PCI_CLK
33MHz PCI clock input, used with the SIRQ and the CLKRUN# pins to serially
transfer SIO10N268 interrupts to the host.
Note: If serial IRQs are not supported then the PCI Clock input may be
connected to the PCI clock or 14.318MHz clock source.
ISA Reset Drive
RESET_DRV
This active high signal resets the chip and must be valid for 500ns minimum.
The effect on the internal registers is described in the appropriate section. The
configuration registers are not affected by this reset.
I/O Channel Ready
(Note 8.7)
IOCHRDY
This pin is pulled low to extend the read/write command. IOCHRDY can be used
by the IRCC and by the Parallel Port in EPP mode.
Power Management
Event
IO_PME#
Power Mgt Event signal. Allows the SIO10N268 to request wakeup.
System Management
Event
IO_SMI#
System Mgt Interrupt signal. Allows the SIO10N268 to notify the host system
that an event has occurred.
Note 8.7
An external pull-up must be provided for IOCHRDY.
The SER_IRQ, PCI_CLK, IO_PME#, and IO_SMI# signals are considered part of the host interface. They
are available in both LPC Mode and ISA Mode.
8.6.1
AEN signal
The AEN signal is used to indicate that a DMA operation is active on the host bus. It is used to prevent I/O
devices from responding to DMA transactions. Not all devices that provide an ISA interface support this
feature. For example, the 440MX chipset does not supply an AEN signal, instead it drives the address bus
to 0000h during a DMA I/O cycle to indicate a DMA transaction is occuring. The SIO10N268 has
implemented two modes of operation that are selectable via the AEN control bit located in the Clock/AEN
Control Register located at offset CR1E. This bit is implemented as shown.
bit[1] AEN Control
1) If the AEN Control bit is set to ‘0’ the internal AEN signal will be asserted if the AEN pin is high OR if
SA[0:15]=0000h (default).
2) If the AEN Control bit is set to ‘1’ the internal AEN signal will asserted only when the AEN pin is high.
NOTE:
System designers using the 440MX chipset should ground the AEN pin to prevent the AEN pin from
floating, thereby creating false DMA cycles.
The SIO10N268 only responds to I/O addresses above 100h.
8.7
Floppy Disk Controller
The Floppy Disk Controller (FDC) provides the interface between a host microprocessor and the floppy
disk drives. The FDC integrates the functions of the Formatter/Controller, Digital Data Separator, Write
Precompensation and Data Rate Selection logic for an IBM XT/AT compatible FDC. The true CMOS 765B
core guarantees 100% IBM PC XT/AT compatibility in addition to providing data overflow and underflow
protection.
The FDC is compatible to the 82077AA using SMSC's proprietary floppy disk controller core.
The SIO10N268 supports one floppy disk drive directly through the FDC interface pins and two floppy disk
drives the FDC interface on the parallel port pins. It can also be configured to support on drive on the FDC
interface pins and one drive on the parallel port pins.
相关PDF资料
PDF描述
SIS300 GRAPHICS PROCESSOR, PBGA365
SK12430PJT 800 MHz, OTHER CLOCK GENERATOR, PQCC28
SK12439PJ 800 MHz, OTHER CLOCK GENERATOR, PQCC28
SK12439PJT 800 MHz, OTHER CLOCK GENERATOR, PQCC28
SL15100ZIT-XXX 200 MHz, OTHER CLOCK GENERATOR, PDSO8
相关代理商/技术参数
参数描述
SIO665GT 功能描述:界面开发工具 Evaluation Board RoHS:否 制造商:Bourns 产品:Evaluation Boards 类型:RS-485 工具用于评估:ADM3485E 接口类型:RS-485 工作电源电压:3.3 V
SIO666GT 功能描述:界面开发工具 Evaluation Board RoHS:否 制造商:Bourns 产品:Evaluation Boards 类型:RS-485 工具用于评估:ADM3485E 接口类型:RS-485 工作电源电压:3.3 V
SIO669 功能描述:界面开发工具 Evaluation Board RoHS:否 制造商:Bourns 产品:Evaluation Boards 类型:RS-485 工具用于评估:ADM3485E 接口类型:RS-485 工作电源电压:3.3 V
SIOLS1000V2 制造商:SECELECTRONICS 制造商全称:SECELECTRONICS 功能描述:Current Sensors
SIOLS2000V2 制造商:SECELECTRONICS 制造商全称:SECELECTRONICS 功能描述:Current Sensors