参数资料
型号: ST92R195C9
厂商: STMICROELECTRONICS
元件分类: 微控制器/微处理器
英文描述: 16-BIT, 24 MHz, MICROCONTROLLER, PQFP80
封装: PLASTIC, QFP-80
文件页数: 78/208页
文件大小: 2312K
代理商: ST92R195C9
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页当前第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页
169/208
ST92R195C - VPS & WSS SLICER
VPS & WSS SLICER (Cont’d)
8.8.4 About Wide-Screen-Signaling (WSS)
The main purpose of the WSS signal is to define
the aspect ratio and format of the current television
signal. This signal is needed with the use of 16:9
displays where both 4:3 and 16:9 transmissions
may be present at the same time on different
channels. The information contained in WSS de-
fines the transmitted aspect ratio and the recom-
mended display format so that the television will
automatically adjust the display for optimal view-
ing.
The WSS signal contains digital data on the first
half of line 23 of a transmitted PAL/SECAM video
signal. The WSS signal is intended to be recorded
on a video cassette recorder (VCR) during normal
recording to keep the encoded aspect ratio infor-
mation together with the program of interest. The
automatic switching of the television would occur
during the playback of the previously recorded
program. In order to support double WSS writing,
the system may slice on both lines 22 and 23. The
registers have been duplicated to deliver a second
line of WSS if available.
The signal is defined by 137 “200ns” elements for
a total of 27.4s and is one third the VPS rate to al-
low recovery of data from VCR tapes. WSS has an
effective clock of only 1.66MHz but is still defined
using the same 5MHz clock used in the VPS sys-
tem.
8.8.5 WSS Signal Content
The parts of the signal are summarized below:
Word 1: Run-in
(1.1111.0001.1100.0111.0001.1100.0111)
29 elements @ 5MHz
The run-in word is 1F1C71C7(h) using a 5MHz
clock.
Word 2: Start code
(0001.1110.0011.1100.0001.1111)
24 elements @ 5MHz
The start code helps to define the presence of
WSS to synchronize the following data stream.
The
signal
consists
of
1E3C1F(h)
or
000111100011110000011111
using
a
5MHz
clock.
If the start code is not recognised 14.3 +/- 0.2 s
after the WSSWin rising edge, the system waits for
the next WSSWin to find a Start code.
Data Bits Purpose Bi-phase Encoding Dura-
tion(1.2
Data Group 1 Bits:
B(0) Aspect Ratio Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(1) Aspect Ratio Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(2) Aspect Ratio Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(3) Aspect Ratio Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
Data Group 2 Bits:
B(4) Enhanced Services Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(5) Enhanced Services Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(6) Enhanced Services Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(7) Enhanced Services Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
Data Group 3 Bits:
B(8) Subtitles Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(9) Subtitles Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(10) Subtitles Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
Data Group 4 Bits:
B(11) Reserved Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(12) Reserved Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
B(13) Reserved Bit
(0=000111 or 1=111000) 6 elements @ 5MHz
The WSS signal ends on the first half of line 23.
Total time = 137 elements @ 5 MHz. The second
half of line 23 contains video that is not related to
WSS.
相关PDF资料
PDF描述
STA2058 SPECIALTY MICROPROCESSOR CIRCUIT, PQFP64
STCD1020RDG6E PLL BASED CLOCK DRIVER, PDSO8
STCD23300F35F 2330 SERIES, LOW SKEW CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PBGA12
STCD23100F35F 2310 SERIES, LOW SKEW CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PBGA12
STCL1120YBFCWY5 12 MHz, OTHER CLOCK GENERATOR, PDSO5
相关代理商/技术参数
参数描述
ST92T141K4B6 功能描述:8位微控制器 -MCU OTP EPROM 16K SPI RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
ST92T141K4M6 功能描述:8位微控制器 -MCU OTP EPROM 16K SPI RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
ST92T163R4T1 功能描述:8位微控制器 -MCU OTP EPROM 20K USB/I2 RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
ST92T196/JAP 制造商:STMicroelectronics 功能描述:
ST92T96N9B1/AIN 制造商:STMicroelectronics 功能描述: