参数资料
型号: 668-0003-C
厂商: Rabbit Semiconductor
文件页数: 210/228页
文件大小: 0K
描述: IC CPU RABBIT2000 30MHZ 100PQFP
标准包装: 100
系列: Rabbit 2000
处理器类型: Rabbit 2000 8-位
速度: 30MHz
电压: 2.7V,3V,3.3V,5V
安装类型: 表面贴装
封装/外壳: 100-BQFP
供应商设备封装: 100-PQFP(14x20)
包装: 托盘
其它名称: 316-1004
668-0003
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页当前第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页
76
Rabbit 2000 Microprocessor User’s Manual
The doubled clock is created by xor’ing the delayed and inverted clock with itself. If the
original clock does not have a 50-50 duty cycle, then alternate clocks will have a slightly
different length. Since the duty cycle of the built-in oscillator can be as asymmetric as 52-
48, the clock generated by the clock doubler will exhibit up to a 4% variation in period on
alternate clocks. This does not affect the no-wait states memory access time since two
adjacent clocks are always used. However, the maximum allowed clock speed must be
reduced by 10% if the clock is supplied via the clock doubler. The only signals clocked on
the falling edge of the clock are the memory and I/O write pulses, and these have noncriti-
cal timing. Thus the length of the clock low time is noncritical as long as it is not so long
as to shorten the clock high time excessively, which could make the write pulse too short
for the memory used. This is unlikely to happen with practical clock speeds and typical
static RAM memories.
The power consumption is proportional to the clock frequency, and for this reason power
can be reduced by slowing the clock when less computing activity is taking place. The
clock doubler provides a convenient method of temporarily speeding up or slowing down
the clock as part of a power management scheme.
7.4 Controlling Power Consumption
The processor power consumption can be traded against speed by slowing the system
clock, adding wait states, using low-power-consumption instructions, and for maximum
power savings disabling the main system oscillator and using the real-time clock oscillator
to provide the clock. The following power saving features can be enabled.
Add memory wait states for instruction fetching. Total wait states are programmable as
0, 1, 2 or 4. Generally two wait states should use half the power of zero wait states.
If the clock doubler is not already in use, divide both the processor and the peripheral
clock by 4. This is permissible if nothing, particularly timers and serial ports, depends
on the peripheral clock.
If the clock doubler is in use, turn it off, dividing both processor and peripheral by 2.
Divide the processor and/or peripheral clock by 8.
Run code in RAM rather than flash memory.
Switch the processor and peripheral clock to the 32.768 kHz oscillator and, if desired,
disable the main oscillator.
Execute a low-power instruction loop consisting mostly of instructions that don’t use
much power. The best choice is successive mul instructions that multiply 0 x 0. No
intervening instructions are needed to load the terms to be multiplied after the first mul
since all registers involved stay at zero.
It is anticipated that these measures would reduce current consumption to as low as 25 A
plus some leakage that would be significant at high operating temperatures.
相关PDF资料
PDF描述
668-0011 IC MPU RABIT3000A 55.5MHZ128LQFP
6PAIC3106IRGZRQ1 IC AUDIO CODEC STEREO 48-QFN
70001851 DEVICE SERVER 1PORT SRL-ETHERNET
73M1822-IM/F MICRODAA VOICE DATA/FAX 42-QFN
73M1866B-IM/F MICRODAA SGL PCM HIGHWAY 42-QFN
相关代理商/技术参数
参数描述
6680005578829 制造商: 功能描述: 制造商:undefined 功能描述:
6680008268807 制造商: 功能描述: 制造商:undefined 功能描述:
6680-00-882-0965 制造商: 功能描述: 制造商:undefined 功能描述:
6680008912796 制造商: 功能描述: 制造商:undefined 功能描述:
6680009296667 制造商: 功能描述: 制造商:undefined 功能描述: