参数资料
型号: 668-0003-C
厂商: Rabbit Semiconductor
文件页数: 32/228页
文件大小: 0K
描述: IC CPU RABBIT2000 30MHZ 100PQFP
标准包装: 100
系列: Rabbit 2000
处理器类型: Rabbit 2000 8-位
速度: 30MHz
电压: 2.7V,3V,3.3V,5V
安装类型: 表面贴装
封装/外壳: 100-BQFP
供应商设备封装: 100-PQFP(14x20)
包装: 托盘
其它名称: 316-1004
668-0003
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页当前第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页
121
Table 12-1 lists the serial port registers.
Table 12-2 describes the serial port status registers.
Writing to the status register clears the transmit interrupt request FF, but has no other effect.
Bit 7—Receiver ready. This bit is set when a byte is transferred from the receiver shift regis-
ter to the receiver data register. The bit is cleared when the receiver data register is read.
The transition from "0" to "1" sets the receiver interrupt request flip-flop.
Bit 6—Address bit or 9th (8th) bit. This bit is set if the character in the receiver data register
has a 9th (8th) bit. This bit is cleared and should be checked before reading a data register
since a new data value with a new address bit may be loaded immediately when the data
register is read.
Bit 5—This bit is set if the receiver is overrun. This happens if the shift register and the data reg-
ister are full and a start bit is detected. This bit is cleared when the receiver data register is read.
Bit 3—Transmitter data buffer full. This bit is set when the transmit data register is full, that
is, a byte is written to the serial port data register. It is cleared when a byte is transferred to
the transmitter shift register or a write operation is performed to the serial port status regis-
ter. This bit will request an interrupt on the transition from 1 to 0 if interrupts are enabled.
Bit 2—Transmitter busy bit. This bit is set if the transmitter shift register is busy sending
data. It is set on the falling edge of the start bit, which is also the clock edge that transfers
data from the transmitter data register to the transmitter shift register. The transmitter busy
bit is cleared at the end of the stop bit of the character sent. This bit will cause an interrupt
to be latched when it goes from busy to not busy status after the last character has been
sent (there are no more data in the transmitter data register).
Bits 0,1,4—Always read as zero.
Table 12-1. Serial Port Registers
Register
Address xx = 00, 01, 10, 11
for A, B, C, D
Mnemonic x = A, B, C, D
Data Register
11xx0000
SxDR
Alternate Data Register to
Send 9th (8th) Address Bit
11xx0001
SxAR
Long Stop Register*
* Extra stop bit is supported in revisions A–C of the Rabbit 2000 chip via this register.
11xx0010
SxLR
Status Register (read, write
to clear transmit IRQ)
11xx0011
SxSR
Control Register (write only)
11xx0100
SxCR
Table 12-2. Serial Port Status Registers (adr = 11xx0011, xx = A,B,C,D)
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1,0
Receiver
ready (there
is a byte in
the receive
data register)
9th bit
received
Receive
buffer
overrun
0
Transmitter
data
register is
full
Transmitter
is sending a
byte
0,0
相关PDF资料
PDF描述
668-0011 IC MPU RABIT3000A 55.5MHZ128LQFP
6PAIC3106IRGZRQ1 IC AUDIO CODEC STEREO 48-QFN
70001851 DEVICE SERVER 1PORT SRL-ETHERNET
73M1822-IM/F MICRODAA VOICE DATA/FAX 42-QFN
73M1866B-IM/F MICRODAA SGL PCM HIGHWAY 42-QFN
相关代理商/技术参数
参数描述
6680005578829 制造商: 功能描述: 制造商:undefined 功能描述:
6680008268807 制造商: 功能描述: 制造商:undefined 功能描述:
6680-00-882-0965 制造商: 功能描述: 制造商:undefined 功能描述:
6680008912796 制造商: 功能描述: 制造商:undefined 功能描述:
6680009296667 制造商: 功能描述: 制造商:undefined 功能描述: