参数资料
型号: AD9553/PCBZ
厂商: Analog Devices Inc
文件页数: 40/44页
文件大小: 0K
描述: BOARD EVAL FOR AD9553
设计资源: AD9553 Eval Brd BOM
AD9553 Eval Brd Schematic
标准包装: 1
主要目的: 计时,时钟缓冲器 / 驱动器 / 接收器 / 变换器
已用 IC / 零件: AD9553
已供物品:
相关产品: AD9553BCPZ-ND - IC INTEGER-N CLCK GEN 32LFCSP
AD9553BCPZ-REEL7-ND - IC INTEGER-N CLCK GEN 32LFCSP
AD9553
Rev. A | Page 5 of 44
VCO CHARACTERISTICS
Table 6.
Parameter
Min
Typ
Max
Unit
Test Conditions/Comments
FREQUENCY RANGE
3350
4050
MHz
VCO GAIN
45
MHz/V
VCO TRACKING RANGE
±300
ppm
VCO CALIBRATION TIME
As measured from completion of the VCO calibration command
(the rising edge of CS (Pin 12)) until the rising edge of LOCKED (Pin 20)
Low Bandwidth Setting (170 Hz)
Applies for Pin A3 to Pin A0 = 0001 to 1100, or for Pin A3 to
Pin A0 = 1111
13.3 kHz PFD Frequency
214
ms
16 kHz PFD Frequency
176
ms
Medium Bandwidth Setting (20 kHz)
Applies for Pin A3 to Pin A0 = 1110 and Pin Y5 to Pin Y0 = 111111
1.5625 MHz PFD Frequency
1.82
ms
High Bandwidth Setting (75 kHz)
Applies for Pin A3 to Pin A0 = 1101 to 1110
2.64 MHz PFD Frequency
1.46
ms
4.86 MHz PFD Frequency
0.80
ms
PLL LOCK TIME
Using the pin selected frequency settings; lock time is from the
rising edge of the RESET pin to the rising edge of the LOCKED pin
Low Bandwidth Setting (170 Hz)
Applies for Pin A3 to Pin A0 = 0001 to 1100 or for Pin A3 to
Pin A0 = 1111
13.3 kHz PFD Frequency
214
ms
16 kHz PFD Frequency
176
ms
Medium Bandwidth Setting (20 kHz)
Applies for Pin A3 to Pin A0 = 1110 and Pin Y5 to Pin Y0 = 111111
1.5625 MHz PFD Frequency
2
ms
High Bandwidth Setting (75 kHz)
Applies for Pin A3 to Pin A0 = 1101 to 1110
2.64 MHz PFD Frequency
1.50
ms
4.86 MHz PFD Frequency
0.89
ms
CRYSTAL INPUT CHARACTERISTICS
Table 7.
Parameter
Min
Typ
Max
Unit
Test Conditions/Comments
CRYSTAL FREQUENCY
Range
10
25
52
MHz
When using the pin selected frequency settings, the device
requires a 25 MHz crystal to support holdover functionality
Tolerance
20
ppm
CRYSTAL MOTIONAL RESISTANCE
100
Ω
CRYSTAL LOAD CAPACITANCE
10
pF
Using a crystal with a specified load capacitance other than 10 pF
(8 pF to 24 pF) is possible, but necessitates using the SPI port to
alter the default register values for load capacitance
相关PDF资料
PDF描述
ECE-T2WA561EA CAP ALUM 560UF 450V 20% SNAP
5503995-1 CABLE ASSEM FIBER ST-ST 1 METER
M1BXK-2436J IDC CABLE - MSR24K/MC24G/X
5504970-5 CABLE ASSEM FIBER SC-SC 10METER
AD812AR-EBZ BOARD EVAL FOR AD812AR
相关代理商/技术参数
参数描述
AD9554/PCBZ 功能描述:AD9554 - Timing, Clock Generator Evaluation Board 制造商:analog devices inc. 系列:- 零件状态:有效 主要用途:计时,时钟发生器 嵌入式:- 使用的 IC/零件:AD9554 主要属性:- 辅助属性:LED 状态指示器 所含物品:板 标准包装:1
AD9554-1/PCBZ 功能描述:AD9554-1 - Timing, Clock Generator Evaluation Board 制造商:analog devices inc. 系列:- 零件状态:有效 主要用途:计时,时钟发生器 嵌入式:- 使用的 IC/零件:AD9554-1 主要属性:- 辅助属性:LED 状态指示器 所含物品:板 标准包装:1
AD9554-1BCPZ 功能描述:IC PLL CLOCK GEN 4OUT 72LFCSP 制造商:analog devices inc. 系列:- 包装:托盘 零件状态:有效 PLL:是 主要用途:以太网,SONET/SDH,Stratum 输入:CMOS,LVDS 输出:HCSL,LVDS,LVPECL 电路数:1 比率 - 输入:输出:4:4 差分 - 输入:输出:是/是 频率 - 最大值:942MHz 电压 - 电源:1.4 V ~ 2.625 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:56-WFQFN 裸焊盘,CSP 供应商器件封装:56-LFCSP-WQ(8x8) 标准包装:1
AD9554-1BCPZ-REEL7 功能描述:IC PLL CLOCK GEN 4OUT 72LFCSP 制造商:analog devices inc. 系列:- 包装:带卷(TR) 零件状态:有效 PLL:是 主要用途:以太网,SONET/SDH,Stratum 输入:CMOS,LVDS 输出:HCSL,LVDS,LVPECL 电路数:1 比率 - 输入:输出:4:4 差分 - 输入:输出:是/是 频率 - 最大值:942MHz 电压 - 电源:1.4 V ~ 2.625 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:56-WFQFN 裸焊盘,CSP 供应商器件封装:56-LFCSP-WQ(8x8) 标准包装:750
AD9554BCPZ 功能描述:IC CLOCK TRANSLATOR 8OUT 72LFCSP 制造商:analog devices inc. 系列:- 包装:托盘 零件状态:有效 PLL:是 主要用途:以太网,SONET/SDH,Stratum 输入:CMOS,LVDS 输出:HCSL,LVDS,LVPECL 电路数:1 比率 - 输入:输出:4:8 差分 - 输入:输出:是/是 频率 - 最大值:941MHz 电压 - 电源:1.47 V ~ 1.89 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:72-VFQFN 裸露焊盘,CSP 供应商器件封装:72-LFCSP-VQ(10x10) 标准包装:1