参数资料
型号: ADSP-BF524KBCZ-4
厂商: Analog Devices Inc
文件页数: 43/88页
文件大小: 0K
描述: IC DSP CTRLR 400MHZ 289CSPBGA
标准包装: 1
系列: Blackfin®
类型: 定点
接口: DMA,I²C,PPI,SPI,SPORT,UART,USB
时钟速率: 400MHz
非易失内存: ROM(32 kB)
芯片上RAM: 132kB
电压 - 输入/输出: 1.8V,2.5V,3.3V
电压 - 核心: 1.30V
工作温度: 0°C ~ 70°C
安装类型: 表面贴装
封装/外壳: 289-LFBGA,CSPBGA
供应商设备封装: 289-CSPBGA(12x12)
包装: 托盘
ADSP-BF522/ADSP-BF523/ADSP-BF524/ADSP-BF525/ADSP-BF526/ADSP-BF527
NAND Flash Controller Interface Timing
Table 36 and Figure 13 on Page 44 through Figure 17 on
Page 46 describe NAND Flash Controller Interface operations.
Table 36. NAND Flash Controller Interface Timing
V DDEXT
1.8 V Nominal
V DDEXT
2.5 V or 3.3 V Nominal
Parameter
Min
Min
Unit
Write Cycle
Switching Characteristics
t CWL
t CH
t CLEWL
t CLH
t ALEWL
t ALH
t WP1
t WHWL
t WC1
t DWS1
t DWH
ND_CE Setup Time to AWE Low
ND_CE Hold Time From AWE High
ND_CLE Setup Time to AWE Low
ND_CLE Hold Time From AWE high
ND_ALE Setup Time to AWE Low
ND_ALE Hold Time From AWE High
AWE Low to AWE high
AWE High to AWE Low
AWE Low to AWE Low
Data Setup Time for a Write Access
Data Hold Time for a Write Access
1.0 × t SCLK – 4
3.0 × t SCLK – 4
0.0
2.5 × t SCLK – 4
0.0
2.5 × t SCLK – 4
(WR_DLY +1.0) × t SCLK – 4
4.0 × t SCLK – 4
(WR_DLY +5.0) × t SCLK – 4
(WR_DLY +1.5) × t SCLK – 4
2.5 × t SCLK – 4
1.0 × t SCLK – 4
3.0 × t SCLK – 4
0.0
2.5 × t SCLK – 4
0.0
2.5 × t SCLK – 4
(WR_DLY +1.0) × t SCLK – 4
4.0 × t SCLK – 4
(WR_DLY +5.0) × t SCLK – 4
(WR_DLY +1.5) × t SCLK – 4
2.5 × t SCLK – 4
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
Read Cycle
Switching Characteristics
t CRL
t CRH
ND_CE Setup Time to ARE Low
ND_CE Hold Time From ARE High
1.0 × t SCLK – 4
3.0 × t SCLK – 4
1.0 × t SCLK – 4
3.0 × t SCLK – 4
ns
ns
t RP
ARE Low to ARE High
(RD_DLY +1.0) × t SCLK – 4
(RD_DLY +1.0) × t SCLK – 4
ns
t RHRL
t RC1
ARE High to ARE Low
ARE Low to ARE Low
4.0 × t SCLK – 4
(RD_DLY +5.0) × t SCLK – 4
4.0 × t SCLK – 4
(RD_DLY +5.0) × t SCLK – 4
ns
ns
Timing Requirements (ADSP-BF522/ADSP-BF524/ADSP-BF526)
t DRS
t DRH
Data Setup Time for a Read Transaction
Data Hold Time for a Read Transaction
14.0
0.0
10.0
0.0
ns
ns
Timing Requirements (ADSP-BF523/ADSP-BF525/ADSP-BF527)
t DRS
t DRH
Data Setup Time for a Read Transaction
Data Hold Time for a Read Transaction
11.0
0.0
8.0
0.0
ns
ns
Write Followed by Read
Switching Characteristic
t WHRL
AWE High to ARE Low
5.0 × t SCLK – 4
5.0 × t SCLK – 4
ns
1
WR_DLY and RD_DLY are defined in the NFC_CTL register.
Rev. D |
Page 43 of 88 | July 2013
相关PDF资料
PDF描述
VI-23R-CY-F3 CONVERTER MOD DC/DC 7.5V 50W
RW2-243.3D/H3 CONV DC/DC 2W 18-36VIN +/-3.3V
VI-23P-CY-F3 CONVERTER MOD DC/DC 13.8V 50W
RW2-243.3D/H2/SMD CONV DC/DC 2W 18-36VIN +/-3.3V
RW2-2415D/H3 CONV DC/DC 2W 18-36VIN +/-15VOUT
相关代理商/技术参数
参数描述
ADSP-BF524KBCZ-4AX 制造商:Analog Devices 功能描述:
ADSP-BF524KBCZ-4C2 功能描述:IC DSP CTRLR 400MHZ 289CSPBGA RoHS:是 类别:集成电路 (IC) >> 嵌入式 - DSP(数字式信号处理器) 系列:Blackfin® 标准包装:2 系列:StarCore 类型:SC140 内核 接口:DSI,以太网,RS-232 时钟速率:400MHz 非易失内存:外部 芯片上RAM:1.436MB 电压 - 输入/输出:3.30V 电压 - 核心:1.20V 工作温度:-40°C ~ 105°C 安装类型:表面贴装 封装/外壳:431-BFBGA,FCBGA 供应商设备封装:431-FCPBGA(20x20) 包装:托盘
ADSP-BF525 制造商:Analog Devices 功能描述:
ADSP-BF525ABCZ-5 功能描述:数字信号处理器和控制器 - DSP, DSC ADSP-BF525 Processor 533Mhz Ethernet USB RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
ADSP-BF525ABCZ-6 功能描述:数字信号处理器和控制器 - DSP, DSC ADSP-BF525 Processor 600Mhz Ethernet USB RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT