
Chapter 13
Test and Debug
257
23542A/0—September 2000
AMD-K6-2E+ Embedded Processor Data Sheet
Preliminary Information
Table 50. Boundary Scan Bit Definitions1
Bit Pin/Enable Bit Pin/Enable Bit Pin/Enable Bit Pin/Enable Bit Pin/Enable Bit Pin/Enable
296 A6_E
263 A28_E
230 HIT#
197 AP
164 RSVD
131
D40_E
295 A6
262 A28
229 A27_E
196 A20_E
163 RSVD
130 D40
294 VID1_E2
261 ADS_E
228 A27
195 A20
162 RSVD
129 D59_E
260 ADS#
227 A4_E
194 BREQ_E
161
RSVD
128 D59
292 A22_E
259 A17_E
226 A4
193 BREQ
160 AHOLD
127 D9_E
291 A22
258 A17
225 A7_E
192 A11_E
159 INV
126 D9
290 PCHK_E
257 A25_E
224 A7
191
A11
158 CLK
125 D28_E
289 PCHK#
256 A25
223 A8_E
190 A10_E
124 D28
288 A14_E
255 PWT_E
222 A8
189 A10
123 D56_E
287 A14
254 PWT
221 A15_E
188 APCHK_E
155 CACHE_E
122 D56
286 A13_E
253 A12_E
220 A15
187 APCHK#
154 CACHE#
121
D44_E
285 A13
252 A12
219
DC_E
186 SMIACT_E
153 MIO_E
120 D44
284 A24_E
251 A9_E
218
D/C#
185 SMIACT#
152 M/IO#
119
D11_E
283 A24
250 A9
217
A16_E
184 RSVD
151
FERR_E
118
D11
282 RESET
249 A26_E
216
A16
183 A5_E
150 FERR#
117
DP3_E
281 A18_E
248 A26
215
A19_E
182 A5
149 D0_E
116
DP3
280 A18
247 A30_E
214
A19
181
INTR
148 D0
115
D39_E
279 A21_E
246 A30
213
SCYC_E
180 NMI
147 D1_E
114
D39
278 A21
212
SCYC
179
INIT
146 D1
113
DP6_E
277 PCD_E
211
ADSC_E
178
HOLD
145 D61_E
112
DP6
276 PCD
243 HITM_E
210
ADSC#
177
IGNNE#
144 D61
111
D8_E
275 BE4_E
242 HITM#
209 BE6_E
176
SMI#
143 D62_E
110
D8
274 BE4#
241 A20M#
208 BE6
175
WB/WT#
142 D62
109 D32_E
273 BE7_E
240 FLUSH#
207 BE3_E
174
BF0
141
DP0_E
108 D32
272 BE7#
239 A3_E
206 BE3
173
BOFF#
140 DP0
107 D36_E
271 A23_E
238 A3
205 HLDA_E
172
NA#
139 D21_E
106 D36
270 A23
237 A31_E
204 HLDA
171
BF1
138 D21
105 D51_E
269 LOCK_E
236 A31
203 BE1_E
170
BRDYC#
137 D57_E
104 D51
268 LOCK#
235 A29_E
202 BE1#
169 BRDY#
136 D57
103 D15_E
267 BE0_E
234 A29
201 EADS#
168 STPCLK#
135 D5_E
102 D15
266 BE0#
233 WR_E
200 BE2_E
167 BF2
134 D5
101
D37_E
265 BE5_E
232 W/R#
199 BE2#
166 KEN#
133 D24_E
100 D37
264 BE5#
231 HIT_E
198 AP_E
165 EWBE#
132 D24
99
D41_E