参数资料
型号: DS3172N+
厂商: Maxim Integrated Products
文件页数: 160/234页
文件大小: 0K
描述: IC TXRX DS3/E3 DUAL 400-BGA
产品培训模块: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
标准包装: 4
功能: 单芯片收发器
接口: DS3,E3
电路数: 2
电源电压: 3.135 V ~ 3.465 V
电流 - 电源: 328mA
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 400-BBGA
供应商设备封装: 400-PBGA(27x27)
包装: 管件
包括: DS3 调帧器,E3 调帧器,HDLC 控制器,芯片内 BERT
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页当前第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页
DS3171/DS3172/DS3173/DS3174
31
PIN NAME
TYPE
PIN DESCRIPTION
DS3/E3 SERIAL DATA OVERHEAD INTERFACE
TCLKIn
I
Transmit Line Clock Input
TCLKIn: This clock is typically used for the reference clock for the TSOFIn, TSERn, and
TSOFOn / TDENn signals but can also be used as the reference for the TPOSn / TDATn and
TNEGn signals. This clock is not used when the part is in loop time mode or the CLAD clocks
are used as the transmit clock source. (PORT.CR3.CLADC)
This input signal can be inverted.
o
DS3: 44.736 MHz +20 ppm
o
E3: 34.368 MHz +20 ppm
TSOFIn
I
Transmit Start Of Frame Input
TSOFIn: This signal can be used to align the start of the DS3 or E3 frames on the TSERn pin to
an external signal. In SCT modes, the TSOFIn signal can be used to align the start of frame
signal position on the TSERn/TOHn
Pin to the rising edge of a signal on this pin. The signal edge does not need to occur on every
frame and can be tied high or low. The signal is sampled on the positive clock edge of the
referenced clock pin if the clock pin signal is not inverted, otherwise it is sampled on the falling
edge of the clock. The signal is typically referenced to the TCLKIn transmit clock input pins, but
it can be referenced to the TLCLKn, TCLKOn, RCLKOn and RLCLKn clock pins.
This signal can be inverted.
TSERn
I
Transmit Serial Data
TSERn: When the port framer is configured for either the DS3 or E3 SCT modes, this pin is
used as the source of the DS3/E3 payload data. When the port is configured for a clear channel
mode, this pin is used as the source of the DS3/E3 data signal. The signal is sampled on the
positive clock edge of the referenced clock pin if the clock pin signal is not inverted, otherwise it
is sampled on the falling edge of the clock. The signal is typically referenced to the TCLKIn
transmit clock input pins, but it can be referenced to the TLCLKn, TCLKOn / TGCLKn, RCLKOn
and RLCLKn clock pins
This signal can be inverted.
o
DS3: 44.736 Mbps +20ppm
o
E3: 34.368 Mbps +20ppm
TCLKOn /
TGCLKn
O
Transmit Clock Output / Gapped Clock
TCLKOn: When the port is configured for unframed SCT or framed SCT modes and TCLKOn is
selected, this clock output is enabled. This clock is the same clock as the internal framer
transmit clock. This clock is typically used for the reference clock for the TSOFIn, TSERn, and
TSOFOn / TDENn signals but can also be used as the reference for the TPOSn / TDATn and
TNEGn signals.
This signal can be inverted.
o
DS3: 44.736 MHz +20 ppm
o
E3: 34.368 MHz +20 ppm
TGCLKn: When the port is configured for framed DS3/E3 mode and TGCLKn is selected, this
gated output clock is enabled. This gapped clock is the same clock as the internal framer
transmit clock and is gated by TDENn. This clock is typically used for the reference clock for the
TSERn signal.
This signal can be inverted.
相关PDF资料
PDF描述
DS3181N+ IC ATM/PACKET PHY W/LIU 400PBGA
DS32512N+ IC LIU DS3/E3/STS-1 12P 484-BGA
DS3254N+ IC LIU DS3/E3/STS-1 144-CSBGA
DS33M33N+ IC MAPPER ETHERNET 256CSBGA
DS33R11+CJ2 IC ETH TXRX T1/E1/J1 256-BGA
相关代理商/技术参数
参数描述
DS3172N+ 功能描述:网络控制器与处理器 IC Dual DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS3173 功能描述:网络控制器与处理器 IC Triple DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS3173N 功能描述:网络控制器与处理器 IC Triple DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS3174 功能描述:网络控制器与处理器 IC Quad DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS3174+ 功能描述:网络控制器与处理器 IC Quad DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray