参数资料
型号: DSP56301PW100
厂商: Freescale Semiconductor
文件页数: 52/124页
文件大小: 0K
描述: IC DSP 24BIT FIXED-POINT 208LQFP
标准包装: 36
系列: DSP563xx
类型: 定点
接口: 主机接口,SSI,SCI
时钟速率: 100MHz
非易失内存: ROM(9 kB)
芯片上RAM: 24kB
电压 - 输入/输出: 3.30V
电压 - 核心: 3.30V
工作温度: -40°C ~ 100°C
安装类型: 表面贴装
封装/外壳: 208-LQFP
供应商设备封装: 208-LQFP
包装: 托盘
AC Electrical Characteristics
DSP56301 Technical Data, Rev. 10
Freescale Semiconductor
2-7
2.5.4
Reset, Stop, Mode Select, and Interrupt Timing
Table 2-7.
Reset, Stop, Mode Select, and Interrupt Timing6
No.
Characteristics
Expression
80 MHz
100 MHz
Unit
Min
Max
Min
Max
8
Delay from RESET assertion to all pins at reset value3
26.0
26.0
ns
9
Required RESET duration4
Power on, external clock generator, PLL disabled
Power on, external clock generator, PLL enabled
Power on, internal oscillator
During STOP, XTAL disabled (PCTL Bit 16 = 0)
During STOP, XTAL enabled (PCTL Bit 16 = 1)
During normal operation
50
× ETC
1000
× ETC
75000
× ETC
75000
× ETC
2.5
× TC
2.5
× TC
625.0
12.5
1.0
31.3
500.0
10.0
0.75
25.0
ns
μs
ms
ns
10
Delay from asynchronous RESET deassertion to first
external address output (internal reset deassertion)5
Minimum
Maximum
3.25
× TC + 2.0
20.25 TC + 10.0
42.6
263.1
34.5
212.5
ns
11
Synchronous reset setup time from RESET deassertion to
CLKOUT Transition 1
Minimum
Maximum
TC
7.4
12.5
5.9
10.0
ns
12
Synchronous reset deasserted, delay time from the
CLKOUT Transition 1 to the first external address output
Minimum
Maximum
3.25
× TC + 1.0
20.25
× TC + 1.0
41.6
258.1
33.5
207.5
ns
13
Mode select setup time
30.0
30.0
ns
14
Mode select hold time
0.0
0.0
ns
15
Minimum edge-triggered interrupt request assertion width
8.25
6.6
ns
16
Minimum edge-triggered interrupt request deassertion
width
8.25
7.1
ns
17
Delay from IRQA, IRQB, IRQC, IRQD, NMI assertion to
external memory access address out valid
Caused by first interrupt instruction fetch
Caused by first interrupt instruction execution
4.25
× TC + 2.0
7.25
× TC + 2.0
55.1
92.6
44.5
74.5
ns
18
Delay from IRQA, IRQB, IRQC, IRQD, NMI assertion to
general-purpose transfer output valid caused by first
interrupt instruction execution
10
× TC + 5.0
130.0
105.0
ns
19
Delay from address output valid caused by first interrupt
instruction execute to interrupt request deassertion for
level sensitive fast interrupts1
80 MHz:
3.75
× TC + WS × TC – 12.4
100 MHz:
3.75
× TC + WS × TC – 10.94
Note 8
Note 8
ns
20
Delay from RD assertion to interrupt request deassertion
for level sensitive fast interrupts1
80 MHz:
3.25
× TC + WS × TC – 12.4
100 MHz:
3.25
× TC + WS × TC – 10.94
Note 8
Note 8
ns
相关PDF资料
PDF描述
VI-B14-CV-F4 CONVERTER MOD DC/DC 48V 150W
VE-26Z-CY-S CONVERTER MOD DC/DC 2V 20W
NCV8503PW50R2 IC REG LDO 5V .4A 16SOIC
EBC06DRYN-S13 CONN EDGECARD 12POS .100 EXTEND
EBC17DRTF CONN EDGECARD 34POS DIP .100 SLD
相关代理商/技术参数
参数描述
DSP56301PW80 功能描述:数字信号处理器和控制器 - DSP, DSC 80Mhz/80MMACS RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
DSP56301UMAD 制造商:未知厂家 制造商全称:未知厂家 功能描述:DSP56301 Users Manual Addendum
DSP56301VF100 功能描述:数字信号处理器和控制器 - DSP, DSC 100Mhz/100MMACS RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
DSP56301VF80 功能描述:数字信号处理器和控制器 - DSP, DSC MAP DSP RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
DSP56301VF80B1 功能描述:数字信号处理器和控制器 - DSP, DSC DSP56301VF80B1 RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT