参数资料
型号: IDT82V2108BB
厂商: IDT, Integrated Device Technology Inc
文件页数: 277/292页
文件大小: 0K
描述: IC FRAMER T1/J1/E1 8CH 144-BGA
标准包装: 10
控制器类型: T1/E1/J1 调帧器
接口: 并联
电源电压: 2.97 V ~ 3.63 V
电流 - 电源: 160mA
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 144-BGA
供应商设备封装: 144-PBGA(13x13)
包装: 托盘
其它名称: 82V2108BB
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页当前第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页
IDT82V2108
T1 / E1 / J1 OCTAL FRAMER
Functional Description
75
March 5, 2009
3.13.2.3
Transmit Multiplexed Mode
In this mode (refer to Figure 45), two multiplexed buses are used to
input the data to all eight framers. Chosen by the MTBS (b6, T1/J1-
015H) in each framer, the data on one of the two multiplexed buses is
byte-interleaved input to up to four framers. When each four framers is
selected, the input sequence of the data on one multiplexed bus is
arranged by setting the channel offset TSOFF[6:0] (b6~0, T1/J1-014H).
The data for a different framer from one multiplexed bus must be shifted
by a different channel offset to avoid data mixing. Then the data on the
multiplexed bus will be input to each of the four selected framers with a
byte-interleaved manner.
In the Transmit Multiplexed mode, the data on the system interface
is clocked by MTSCCKB. The active edge of MTSCCKB to sample the
data on the MTSCFS, MTSD and MTSSIG pins is determined by the
TSCCKBFALL (b3, T1/J1-004H). The TSCCKBFALL (b3, T1/J1-004H)
of the eight framers should be set to the same value.
In the Transmit Multiplexed mode, the Multiplexed Transmit Side
System Common Clock B (MTSCCKB) is provided by the system side. It
is used as a common timing clock for all eight framers. The speed of
MTSCCKB can be chosen by the CMS (b5, T1/J1-015H) to be the same
as the data to be transmitted (8.192MHz), or double the data
(16.384MHz). If the speed of MTSCCKB is double the data to be trans-
mitted, there will be two active edges in one bit duration. In this case, the
COFF (b4, T1/J1-015H) determines the active edge to sample the signal
on the MTSD and MTSSIG pins and the active edge to update the pulse
on the MTSFS pin; however, the pulse on MTSCFS is always sampled
on its first active edge. If the CMS (b5, T1/J1-015H) or the COFF (b4,
T1/J1-015H) of any of the eight framers is configured as logic 1, all the
others are taken as logic 1. That is, the CMS (b5, T1/J1-015H) and the
COFF (b4, T1/J1-015H) of the eight framers should be configured to the
same value in the Transmit Multiplexed mode.
In the Transmit Multiplexed mode, the Transmit Side System Com-
mon Clock A (TSCCKA) is provided by the system side. It is used as one
of the reference clocks for the transmit jitter attenuator DPLL for all eight
framers (refer to Chapter 3.20 Transmit Clock for details).
In the Transmit Multiplexed mode, the Multiplexed Transmit Side
System Common Frame Pulse (MTSCFS) is used as a common framing
signal to align data streams on the two multiplexed buses. MTSCFS is
asserted on the F-bit of the selected first framer. The valid polarity of
MTSCFS is configured by the FPINV (b5, T1/J1-005H). The FPINV (b5,
T1/J1-005H) of the eight framers should be the same value.
In the Transmit Multiplexed mode, the bit rate on the MTSD pin is
8.192Mb/s.
In the Transmit Multiplexed mode, MTSSIG input the signaling bits
to be inserted. The signaling bits are channel aligned with the data input
from MTSD. The signaling on the MTSSIG pin may be configured by the
ABXXEN (b4, T1/J1-005H) to be valid only in the upper two-bit positions
of the lower nibble of each channel (i.e. XXXXABXX) in T1 ESF mode.
Figure 61 & Figure 62 show the functional timing examples. Bit 1 of
each channel is the first bit to be transmitted.
Figure 61. T1/J1 Transmit Multiplexed Mode - Functional Timing Example 1
MTSCFS
MTSCCKB
F
Framer1_CH1
45
6
12
3
8
7
F
P
8
B
A
D
C
P
D
P
MTSD
MTSSIG
CH1-1
CH1-2
CH24-8
F
CH1-3
CH1-4
CH1-5
CH24-7
LTDn
LTCKn
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
XX
X
The CMS (b5, T1/J1-015H) is logic 0, i.e., the bankplane rate is 8.192Mbit/s.
The TSCCKBFALL (b3, T1/J1-004H) is logic 1.
In this example, Framer1 to Framer4 are supposed to be demultiplexed from one multiplexed bus.
The TSOFF[6:0] of Framer1 are set to 7'b0000000, the TSOFF[6:0] of Framer2 are set to 7'b0000001,
the TSOFF[6:0] of Framer3 are set to 7'b0000010, the TSOFF[6:0] of Framer4 are set to 7'b0000011,
the BOFF[2:0] of the four Framers are set to logic 0:
F-bit
Parity
bit
Framer2
F-bit
Parity
bit
Framer3
F-bit
Parity
bit
F-bit
Parity
bit
Framer1
Line Interface (of any of the Framer1 to Framer4). LTCKn is 1.544M:
Framer4
相关PDF资料
PDF描述
PIC16LF1936T-I/MV IC MCU 8BIT 14KB FLASH 28UQFN
VI-25K-IX-S CONVERTER MOD DC/DC 40V 75W
IDT82V2108PXG IC FRAMER T1/J1/E1 8CH 128-PQFP
VI-254-IX-S CONVERTER MOD DC/DC 48V 75W
IDT82V2108PX IC FRAMER T1/J1/E1 8CH 128-PQFP
相关代理商/技术参数
参数描述
IDT82V2108BBG 功能描述:IC FRAMER T1/J1/E1 8CH 144-BGA RoHS:是 类别:集成电路 (IC) >> 接口 - 控制器 系列:- 标准包装:4,900 系列:- 控制器类型:USB 2.0 控制器 接口:串行 电源电压:3 V ~ 3.6 V 电流 - 电源:135mA 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:36-VFQFN 裸露焊盘 供应商设备封装:36-QFN(6x6) 包装:* 其它名称:Q6396337A
IDT82V2108PX 功能描述:IC FRAMER T1/J1/E1 8CH 128-PQFP RoHS:否 类别:集成电路 (IC) >> 接口 - 控制器 系列:- 标准包装:4,900 系列:- 控制器类型:USB 2.0 控制器 接口:串行 电源电压:3 V ~ 3.6 V 电流 - 电源:135mA 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:36-VFQFN 裸露焊盘 供应商设备封装:36-QFN(6x6) 包装:* 其它名称:Q6396337A
IDT82V2108PX8 功能描述:IC FRAMER T1/J1/E1 8CH 128-PQFP RoHS:否 类别:集成电路 (IC) >> 接口 - 控制器 系列:- 标准包装:4,900 系列:- 控制器类型:USB 2.0 控制器 接口:串行 电源电压:3 V ~ 3.6 V 电流 - 电源:135mA 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:36-VFQFN 裸露焊盘 供应商设备封装:36-QFN(6x6) 包装:* 其它名称:Q6396337A
IDT82V2108PXG 功能描述:IC FRAMER T1/J1/E1 8CH 128-PQFP RoHS:是 类别:集成电路 (IC) >> 接口 - 控制器 系列:- 标准包装:4,900 系列:- 控制器类型:USB 2.0 控制器 接口:串行 电源电压:3 V ~ 3.6 V 电流 - 电源:135mA 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:36-VFQFN 裸露焊盘 供应商设备封装:36-QFN(6x6) 包装:* 其它名称:Q6396337A
IDT82V2108PXG8 功能描述:IC FRAMER T1/J1/E1 8CH 128-PQFP RoHS:是 类别:集成电路 (IC) >> 接口 - 控制器 系列:- 标准包装:4,900 系列:- 控制器类型:USB 2.0 控制器 接口:串行 电源电压:3 V ~ 3.6 V 电流 - 电源:135mA 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:36-VFQFN 裸露焊盘 供应商设备封装:36-QFN(6x6) 包装:* 其它名称:Q6396337A