参数资料
型号: WBLXT9785HCC2V
厂商: CORTINA SYSTEMS INC
元件分类: 网络接口
英文描述: DATACOM, INTERFACE CIRCUIT, PQFP208
封装: ROHS COMPLIANT, PLASTIC, HQFP-208
文件页数: 131/234页
文件大小: 3982K
代理商: WBLXT9785HCC2V
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页当前第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页
LXT9785 and LXT9785E Advanced 8-Port 10/100 Mbps PHY Transceivers
216
Datasheet
Document Number: 249241
Revision Number: 010
Revision Date: 30-May-2006
Table 99. Trim Enable Register (Address 27, Hex 1B) (Sheet 1 of 2)
Bit
Name
Description
Type5
Default
15:13
Reserved
Write as 0, ignore on Read
R
N/A
12
Reserved
Write as 0, ignore on Read.
R/W
0
11:10
Per-Port
Rise Time
Control
00 = 3.3 ns
01 = 3.6 ns
10 = 3.9 ns
11 = 4.2 ns
NOTE:
Values represent nominal load conditions.
R/W
LSHR1,2
9AMDIX_EN
0 = Disable auto MDI/MDIX
1 = Enable auto MDI/MDIX
R/W
LSHR1,3
8MDIX
0 = MDI, transmit on pair A (TPFIN
n/TPFIPn) and receive on
pair B (TPFON
n/TPFOPn)
1 = MDIX transmit on pair B (TPFON
n/TPFOPn) and receive
on pair A (TPFIN
n/TPFIPn)
NOTE:
Manual MDI/MDIX selection (This bit is ignored when
Register bit 27.9 = 1).
NOTE:
BGA15 does not support the MDIX hardware
configuration.
R/W
LSHR1,4
7
Analog
Loopback
0 = Disable analog loopback
1 = Enable analog loopback (twisted-pair transmit outputs are
active)
NOTE:
In fiber mode, SD for the port must be asserted.
R/W
0
6
Dis_EN
DTE Discovery Process Enable.
0 = Disable DTE discovery process
1 = Enable DTE discovery process
Restart auto-negotiation after writing to this bit to ensure
proper operation.
R/W
0
5
Reserved
Write as 0, ignore on Read.
R/W
0
4
Power_EN
Power Enable (Requires Auto-Negotiation Enable
Register bit 0.12 = 1).
0 = Remote-Power DTE not discovered; process may not be
complete.
1 = Potential Remote-Power DTE discovered; indication to
turn on power over the cable.
R0
1. LSHR = Default value is derived from a single device input pin state or a group of device input pin states as
the pin(s) are latched at startup or hardware reset.
2. Default values for Register bits 27.11:10 are determined by the TxSLEW pins.
3. Default value for Register bit 27.9 is determined by the AMDIX_EN pin.
4. Default value for Register bit 27.8 is determined by the MDIX pin. BGA15 does not support the MDIX
hardware configuration. The BGA15 default = 0.
5. R/W = Read/Write, R = Read Only, LH = Latching High – cleared when read.
6.
相关PDF资料
PDF描述
WBLXT9785HCD0 DATACOM, INTERFACE CIRCUIT, PQFP208
WBLXT9785HEC2V DATACOM, INTERFACE CIRCUIT, PQFP208
WBLXT9785HED0 DATACOM, INTERFACE CIRCUIT, PQFP208
WE128K16-150CM 128K X 16 EEPROM 5V MODULE, 150 ns, CDMA40
WE128K16-150CQA 128K X 16 EEPROM 5V MODULE, 150 ns, CDMA40
相关代理商/技术参数
参数描述
WBLXT9785HE.D0-865114 制造商:Cortina Systems Inc 功能描述:PHY 8-CH 10Mbps/100Mbps 208-Pin PQFP
WBM-DATA 制造商:Thomas & Betts 功能描述:
WBM-DISHWASH 制造商:Thomas & Betts 功能描述:
WBM-DISPOSAL 制造商:Thomas & Betts 功能描述:
WBM-DUPLEX 制造商:Thomas & Betts 功能描述: