参数资料
型号: WBLXT9785HCD0
厂商: CORTINA SYSTEMS INC
元件分类: 网络接口
英文描述: DATACOM, INTERFACE CIRCUIT, PQFP208
封装: ROHS COMPLIANT, PLASTIC, HQFP-208
文件页数: 62/234页
文件大小: 3982K
代理商: WBLXT9785HCD0
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页当前第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页
LXT9785 and LXT9785E Advanced 8-Port 10/100 Mbps PHY Transceivers
154
Datasheet
Document Number: 249241
Revision Number: 010
Revision Date: 30-May-2006
associated with message code #5 (Organizationally Unique Identifier (OUI) Tag Code). The
definition for the next pages to be sent out for this message code include some user-defined code
values. These values are loaded with randomly created data from an internal LSFR that is free
running and seeded with the PHY address of the LXT9785E port. The Next Pages are hard coded
in the logic (the LXT9785E ignores any data written into Register 7) and are outlined in Table 47.
The receiver monitors the next pages to determine that the exact next page data (especially the
random data) transmitted is received. As soon as the first non-matching next page is detected, the
DTE Discovery process is stopped and the base page is used to determine the capability options.
The Power-Enable Register bit 27.4 is set when a Remote-Power DTE is detected as the link
partner, and the last next page is repeatedly transmitted until software restarts the required
negotiation process (auto-negotiation or forced-speed mode).
The software should be written so that the negotiation is not restarted until the DTE has been
powered up over the Category 5 cable. The Power-Enable Register bit 27.4 is cleared upon
restarting or disabling auto-negotiation (selecting forced mode). The system must be able to detect
over-current conditions and be capable of disabling power in case the link partner is not a Remote-
Power DTE. Some examples of devices that would mistakenly set Power-Enable Register bit 27.4
are a token-ring balun and a loopback cable. Once link partner power has been stabilized and
sufficient time has passed for the link partner to initialize, the auto-negotiation process may be
restarted.
The negotiation process establishes link if a compatible mode exists between the LXT9785E and
the link partner. If a compatible mode does not exist (not compatible or not established within the
Link Fail Inhibit Timer period), the LXT9785E either restarts auto-negotiation/DTE discovery
(discovery is enabled (27.6=1) and auto-negotiation is enabled (0.12 = 1)), or normal negotiation
(discovery is disabled (27.6=0) and auto-negotiation is enabled (0.12 = 1)), or either 10 Mbps or
100 Mbps forced-mode operation (auto-negotiation is disabled (0.12 = 0)). The software must
detect this non-link state and disable power.
4.11.5
DTE Discovery Behavior
The device behavior checks the comparison bit after each next page is successfully auto-
negotiated. If the first next page or any subsequent next page does not match, the DTE Discovery
process transmits one last null page with the next page bit cleared to stop the DTE Discovery
Table 47. Next Page Message #5 Code Word Definitions
Next Page
Encoding
D15
D14 D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
OUI
Tagged
Message
1
a
1
0
t
0
000
010
1
User Page
1
a
0
t
3.10 3.11 3.12 3.13 3.14 3.15
2.0
2.1
2.2
2.3
2.4
User Page
2
1
a
0
t
2.5
2.6
2.7
2.8
2.9
2.10 2.11 2.12 2.13 2.14 2.15
User Page
3
1
a
0
t
0
L.8
L.7L.6
L.5L.4
L.3L.2
L.1L.0
User Page
4
1
a
0
t
L.10
L.9
L.8
L.7
L.6
L.5
L.4
L.3
L.2
L.1
L.0
1. a is the acknowledge bit; t is the toggle bit; L is the LFSR
相关PDF资料
PDF描述
WBLXT9785HEC2V DATACOM, INTERFACE CIRCUIT, PQFP208
WBLXT9785HED0 DATACOM, INTERFACE CIRCUIT, PQFP208
WE128K16-150CM 128K X 16 EEPROM 5V MODULE, 150 ns, CDMA40
WE128K16-150CQA 128K X 16 EEPROM 5V MODULE, 150 ns, CDMA40
WE128K16-250CC 128K X 16 EEPROM 5V MODULE, 250 ns, CDMA40
相关代理商/技术参数
参数描述
WBLXT9785HE.D0-865114 制造商:Cortina Systems Inc 功能描述:PHY 8-CH 10Mbps/100Mbps 208-Pin PQFP
WBM-DATA 制造商:Thomas & Betts 功能描述:
WBM-DISHWASH 制造商:Thomas & Betts 功能描述:
WBM-DISPOSAL 制造商:Thomas & Betts 功能描述:
WBM-DUPLEX 制造商:Thomas & Betts 功能描述: