参数资料
型号: DSP56311VF150R2
厂商: Freescale Semiconductor
文件页数: 48/96页
文件大小: 0K
描述: IC DSP 24BIT 150MHZ 196-BGA
标准包装: 750
系列: DSP56K/Symphony
类型: 定点
接口: 主机接口,SSI,SCI
时钟速率: 150MHz
非易失内存: ROM(576 B)
芯片上RAM: 384kB
电压 - 输入/输出: 3.30V
电压 - 核心: 1.80V
工作温度: -40°C ~ 100°C
安装类型: 表面贴装
封装/外壳: 196-LBGA
供应商设备封装: 196-MAPBGA(15x15)
包装: 带卷 (TR)
DSP56311 Technical Data, Rev. 8
2-32
Freescale Semiconductor
Specifications
2.4.8
ESSI0/ESSI1 Timing
Table 2-16.
ESSI Timings
No.
Characteristics4, 6
Symbol
Expression
150 MHz
Cond-
ition5
Unit
Min
Max
430
Clock cycle1
tSSICC
6
× TC
8
× TC
40.0
53.4
x ck
i ck
ns
431
Clock high period
For internal clock
For external clock
4
× TC 10.0
3
× TC
16.7
20.0
ns
432
Clock low period
For internal clock
For external clock
4
× TC 10.0
3
× TC
16.7
20.0
ns
433
RXC rising edge to FSR out (bit-length) high
37.0
22.0
x ck
i ck a
ns
434
RXC rising edge to FSR out (bit-length) low
37.0
22.0
x ck
i ck a
ns
435
RXC rising edge to FSR out (word-length-relative) high2
39.0
37.0
x ck
i ck a
ns
436
RXC rising edge to FSR out (word-length-relative) low
2
39.0
37.0
x ck
i ck a
ns
437
RXC rising edge to FSR out (word-length) high
36.0
21.0
x ck
i ck a
ns
438
RXC rising edge to FSR out (word-length) low
37.0
22.0
x ck
i ck a
ns
439
Data in set-up time before RXC (SCK in Synchronous mode)
falling edge
10.0
19.0
x ck
i ck
ns
440
Data in hold time after RXC falling edge
5.0
3.0
x ck
i ck
ns
441
FSR input (bl, wr)
6 high before RXC falling edge2
1.0
23.0
x ck
i ck a
ns
442
FSR input (wl)6 high before RXC falling edge
3.5
23.0
x ck
i ck a
ns
443
FSR input hold time after RXC falling edge
3.0
0.0
x ck
i ck a
ns
444
Flags input set-up before RXC falling edge
5.5
19.0
x ck
i ck s
ns
445
Flags input hold time after RXC falling edge
6.0
0.0
x ck
i ck s
ns
446
TXC rising edge to FST out (bit-length) high
29.0
15.0
x ck
i ck
ns
447
TXC rising edge to FST out (bit-length) low
31.0
17.0
x ck
i ck
ns
448
TXC rising edge to FST out (word-length-relative) high2
31.0
17.0
x ck
i ck
ns
449
TXC rising edge to FST out (word-length-relative) low
2
33.0
19.0
x ck
i ck
ns
450
TXC rising edge to FST out (word-length) high
30.0
16.0
x ck
i ck
ns
相关PDF资料
PDF描述
UBA2016AP/1,112 IC LAMP DVR FLUORES 600V 20-DIP
T525D477M2R5ATE025 CAP TANT 470UF 2.5V 20% 2917
RBM12DCWS CONN EDGECARD 24POS DIP .156 SLD
AGL125V2-FGG144 IC FPGA IGLOO 1.2-1.5V 144FPBGA
T525D337M003ATE025 CAP TANT 330UF 3V 20% 2917
相关代理商/技术参数
参数描述
DSP56311VF160 功能描述:数字信号处理器和控制器 - DSP, DSC SSP26111VF160A RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
DSP56311VL150 功能描述:数字信号处理器和控制器 - DSP, DSC 24 BIT DSP PBFREE RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
DSP56311VL150B1 功能描述:数字信号处理器和控制器 - DSP, DSC 24 BIT DSP PBFREE RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
DSP56311VL150R2 功能描述:数字信号处理器和控制器 - DSP, DSC 24 BIT DSP PBFREE RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
DSP56311VL160 功能描述:数字信号处理器和控制器 - DSP, DSC 24 BIT DSP PBFREE RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT