参数资料
型号: MB89P195P-101
元件分类: 微控制器/微处理器
英文描述: 8-BIT, MROM, 4.2 MHz, MICROCONTROLLER, PDIP28
封装: 0.600 INCH, 0.100 INCH PITCH, PLASTIC, DIP-28
文件页数: 11/256页
文件大小: 1811K
代理商: MB89P195P-101
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页当前第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页
5-8 Chapter 5 Time-base Timer
MB89190/190A series
5.
4 Time-base Timer Interrupt
The time-base timer interrupt factor is the overflow of the specified bit of the time-
base timer counter (interval timer function).
T Interrupt during operation of interval timer function
When the counter increments with the internal clock, and the selected interval timer bit overflows, the
overflow interrupt request flag bit (TBTC: TBOF) is set to 1. At this point, when the interrupt request
enable bit is Enable (TBTC: TBIE = 1), an interrupt request (IRQ7) to the CPU occurs. Write 0 to the
TBOF bit with the interrupt-processing routine to clear the interrupt request. Further, when the specified
bit overflows, the TBOF bit is set irrespective of the value of the TBIE bit.
Check: When enabling the interrupt request output (TBIE = 1) after reset cancellation, always clear the
TBOF bit (TBOF = 0) at the same time.
Remarks:
When the TBIE bit is changed to Enable from Disable (0 → 1) with the TBOF bit 1, the interrupt request
occurs immediately.
When counter clear (TBTC: TBR = 0) and overflow of the selected bit occur at the same time, the TBOF
bit is not set.
T Oscillation stabilization wait time and time-base timer interrupt
When an interval time shorter than the oscillation stabilization wait time is set, the time-base timer interval
interrupt request (TBTC: TBOF = 1) occurs at return from stop mode by external interrupt. In this case,
disable the time-base timer interrupt (TBTC: TBIE = 0) when control transits to the stop mode.
T Register and vector table related to time-base timer interrupt
Table 5-4 Register and Vector Table Related to Time-base Timer Interrupt
Interrupt level setting register
Vector table address
Interrupt name
Register
Set bits
Upper
Lower
IRQ7
ILR2 (007DH)
L71 (bit 7)
L70 (bit 6)
FFECH
FFEDH
Reference: For the interrupt operation, see
Section 3.4.2.
相关PDF资料
PDF描述
MB89P195APF-201 8-BIT, OTPROM, 4.2 MHz, MICROCONTROLLER, PDSO28
MB89P195AP-201 8-BIT, OTPROM, 4.2 MHz, MICROCONTROLLER, PDIP28
MB89P195PF-100 8-BIT, OTPROM, 4.2 MHz, MICROCONTROLLER, PDSO28
MB89P558A-201PFV 8-BIT, OTPROM, 12.5 MHz, MICROCONTROLLER, PQFP100
MB89P558A-201PFT 8-BIT, OTPROM, 12.5 MHz, MICROCONTROLLER, PQFP100
相关代理商/技术参数
参数描述
MB89P195PF-101 制造商:FUJITSU 制造商全称:Fujitsu Component Limited. 功能描述:8-bit Proprietary Microcontroller
MB89P1A 制造商:FUJITSU 制造商全称:Fujitsu Component Limited. 功能描述:8-bit Proprietary Microcontroller
MB89P475 制造商:FUJITSU 制造商全称:Fujitsu Component Limited. 功能描述:8-bit Proprietary Microcontroller
MB89P475-101PFM 制造商:FUJITSU 制造商全称:Fujitsu Component Limited. 功能描述:8-bit Proprietary Microcontroller
MB89P475-101PFV 制造商:FUJITSU 制造商全称:Fujitsu Component Limited. 功能描述:8-bit Proprietary Microcontroller