参数资料
型号: ST7267R8T1L/XXX
厂商: STMICROELECTRONICS
元件分类: 微控制器/微处理器
英文描述: 16-BIT, MROM, 30 MHz, RISC MICROCONTROLLER, PQFP64
封装: 10 X 10 MM, LEAD FREE, TQFP-64
文件页数: 20/189页
文件大小: 1643K
代理商: ST7267R8T1L/XXX
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页当前第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页
ST7267C8 ST7267R8
116/189
MSCI ST7 INTERFACE (Cont’d)
14.2.2 Interrupt generation from MSCI to ST7
Each time the MSCI core executes a STOP in-
struction it stops itself and the STOP bit in the
MSR (MSCI Status Register) is set.
An interrupt is generated if the STPIE bit in the
MCR (MSCI Control Register) is set.
This feature allows the MSCI core to interrupt the
ST7 each time it completes a function ended by a
STOP instruction.
The ITR MSCI CPU instruction sets the ITR bit in
the MSR register without stopping the MSCI cpu.
An interrupt is generated if the STPIE bit in the
MCR (MSCI Control Register) is set.
14.2.3 Program RAM upload
The MSCI ST7 interface provides read and write
access to the program memory of the MSCI core.
The RAM is mapped in the memory array of the
ST7 core like any other memory but access to this
memory is protected depending on the state of the
MSCI system.
To access the memory with the ST7 the MSCI sys-
tem must be in PC or Soft reset, i.e the PCR or
SFTR bits of the MCR (MSCI Control Register) are
set.
In this state, the RAMLD bit of the MCR (MSCI
Control Register) can be set to switch the Data
RAM access from the MSCI to the ST7.
When the RAMLD bit in the MCR (MSCI Control
Register) is reset, the ST7 cannot access the
MSCI program memory:
– a write access by the ST7 to the MSCI program
memory has no effect.
– a read access by the ST7 to the MSCI program
memory returns $00 value.
When the RAMLD bit in the MCR (MSCI Control
Register) is set, the ST7 can read or write from/
into this memory. Reading can be performed ran-
domly at any address of the RAM.
Writing into this memory can only be performed by
writing pairs of bytes starting with the even ad-
dress byte followed by the next higher byte.
Figure 49. Typical ST7 flow for MSCI program memory update
store value in program
at address 2n
store value in program
memory at address 2n+1
memory
plugin code loaded
in MSCI program
memory
?
NO
YES
n<=n+2
Set RAMLD flag by
by writing to MCR
Reset RAMLD flag by
writing to MCR
ST7 core can control
MSCI program
Memory
partial update of
16-bit memory word
with incorrect value
Update of 16-bit
memory word with
correct value
ST7 core can no longer
control the MSCI
program memory
force SFTR or PCR on MSCI
by writing to MCR
MSCI core stopped
相关PDF资料
PDF描述
ST7267C8T1/XXX 16-BIT, MROM, 30 MHz, RISC MICROCONTROLLER, PQFP48
ST72774S9T1/XXX 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP44
ST72E734J6D0 8-BIT, UVPROM, 8 MHz, MICROCONTROLLER, CDIP42
ST72T774S9T1 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PQFP44
ST7294C6B6 8-BIT, MROM, 4 MHz, MICROCONTROLLER, PDIP28
相关代理商/技术参数
参数描述
ST72681/R12 制造商:STMicroelectronics 功能描述:CONTROLLER FOR HIGH-PERFORMANCE BUS-POWERED USB 2.0 FLASH DR - Trays
ST72681/S13 制造商:STMicroelectronics 功能描述:CONTROLLER FOR HIGH-PERFORMANCE - Trays
ST7271 制造商:Panasonic Industrial Company 功能描述:IC
ST7271N5B1-CLF 制造商:STMicroelectronics 功能描述:
ST727X4-EMU2B 制造商:STMicroelectronics 功能描述:REALTIME EMULATOR BOARD - Bulk