参数资料
型号: PM73121-RI
厂商: PMC-SIERRA INC
元件分类: 数字传输电路
英文描述: AAL1 Segmentation And Reassembly Processor
中文描述: ATM SEGMENTATION AND REASSEMBLY DEVICE, PQFP240
封装: QFP-240
文件页数: 54/223页
文件大小: 2300K
代理商: PM73121-RI
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页当前第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页
PM73121AAL1gator II
PMC-Sierra, Inc.
L
PMC-980620
,VVXH
AAL1 SAR Processor
Data Sheet
35235,(7$5<$1'&21),'(17,$/7230&6,(55$,1&$1')25,76&86720(56,17(51$/86(
3.2.1
Transmit CDV
The following items affect transmit CDV:
Cell scheduling,
Contention with other cells scheduled at same time,
Actual cell build time, and
UTOPIA contention.
1. The scheduler has a resolution of 125 μs. In other words, it works off a frame-based clock to
determine whether or not a cell should be sent during the current frame. Therefore, if the ideal
rate of cell transmission is not a multiple of 125 μs, there will be 125 μs of CDV. The sched-
uler will never add more than 125 μs of CDV.
For example, a single DS0 queue with no signaling and using full cells, will need to build a
cell every 47 frames. Therefore, a cell will be scheduled every 47 frames, and the scheduler
will add no CDV.
However, if signaling were added to the single DS0 queue, the extra byte that occurs every 24
bytes (assuming T1 mode) requires compensation. In this case, a cell will be sent every 46 or
47 frames. Therefore, there will be 125 μs of CDV due to the scheduler.
2. Only one cell can be built at a time. Thus if multiple queues are scheduled to send cells during
the same frame, additional CDV will be incurred. Since it takes approximately 8 μs to build a
cell, each cell that is waited for adds 8 μs of delay. When multiple queues are scheduled to
send cells at the same time, the cells will be built in sequential order, starting with 0 and going
to 256. Therefore, in a system that will be adding and dropping queues, the higher number
queues will experience more CDV than the lower number queues, depending on how many
queues are active at the time, and are scheduled within the same frame. Theoretically, it is
possible to have all 256 queues scheduled at the same time, however, this will not occur if
adequate steps are taken.
Minimize CDV due to clumping by the following actions:
Add queues one at a time (PMC-Sierra’s driver does this automatically). When queues are
added at the same time with the same configuration, they are clumped together. By adding
queues one at a time, clumping can be avoided and cell scheduling points can be evenly dis-
tributed. Also, queues are only added in frame 0. Since the transmit buffer is 128 frames (for
E1) or 96 frames (for T1), this equates to 16 ms (for E1) or 12 ms (for T1). Queues should be
added more than 16 ms apart (for E1) or 12 ms (for T1) to prevent them from being clumped
together.
Avoid configurations that will require sending a cell every
n
frames where
n
is an integer divi-
相关PDF资料
PDF描述
PM73122 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73123 8 LINK CES/DBCES AAL1 SAR
PM73123-PI 8 LINK CES/DBCES AAL1 SAR
PM73124 4 Link CES/DBCES AAL1 SAR
相关代理商/技术参数
参数描述
PM73122 制造商:PMC 制造商全称:PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 制造商:PMC 制造商全称:PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BIP 制造商:PMC-Sierra 功能描述:AAL1GATOR32 EOL270906
PM73122-BI-P 制造商:PMC-Sierra 功能描述: