参数资料
型号: PM73121-RI
厂商: PMC-SIERRA INC
元件分类: 数字传输电路
英文描述: AAL1 Segmentation And Reassembly Processor
中文描述: ATM SEGMENTATION AND REASSEMBLY DEVICE, PQFP240
封装: QFP-240
文件页数: 56/223页
文件大小: 2300K
代理商: PM73121-RI
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页当前第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页
PM73121AAL1gator II
PMC-Sierra, Inc.
L
PMC-980620
,VVXH
AAL1 SAR Processor
Data Sheet
35235,(7$5<$1'&21),'(17,$/7230&6,(55$,1&$1')25,76&86720(56,17(51$/86(
3.3.2
Data Cell Generation
If the TALP receives a request to send a CSD-scheduled data cell and there are no OAM cell
requests pending, it will do so as soon as it is free. It will look up the predefined ATM header
from the T_QUEUE_TBL (refer to
section 7.6.8 “T_QUEUE_TBL” on page 134
). It will then
obtain a sequence number for that queue from memory, and a structure pointer if necessary. After
these bytes are written to the TUTOPIA interface, the TALP will then go to the data and the sig-
naling frame buffers, locate the data bytes for the correct channels, and write them in the correct
order to the UTOPIA interface. This cell building process is described in more detail in the fol-
lowing section.
3.3.2.1
Header Construction
The entire header is fixed per queue. Headers are maintained in the memory, one per queue. These
headers include a Header Error Check (HEC) character for the fifth byte. The queue should be
deactivated during header replacement to prevent cells from being constructed with incorrect
header values. A queue can be paused by setting the SUPPRESS_TRANSMISSION bit in IDLE_
CONFIG register. Emissions are still scheduled, just the transmissions are suppressed. For any
cells that are suppressed, the T_SUPPRESSED_CELL_CNT is incremented.
3.3.2.2
Payload Construction
Payload construction is the most complex task the TALP circuit performs. The signaling require-
ments define much of the process, which is as follows:
1. The first byte of the payload is provided by a lookup into the T_QUEUE_TBL. This first byte
consists of the CSI bit, a 3-bit sequence number, and a 4-bit sequence number protection field.
The CSI bit is set depending on SRTS and pointer requirements. The sequence number is
incremented every time a new cell is sent for the same VPI/VCI.
2. If the line is in one of the two structured modes, a structure pointer is needed in one of the
even-numbered cells. The TALP inserts structure pointers according to the following rules:
Only one pointer is inserted in each 8-cell sequence.
A pointer is inserted in the first possible even-numbered cell of every 8-cell sequence.
A pointer value of 0 is inserted when the structure starts in the byte directly after the
pointer itself.
A pointer value of 93 is inserted when the end of the structure coincides with the end of
the 93-octet block of AAL-user information.
A dummy pointer value of 127 is inserted in cell number six if no start-of-structure or
end-of-structure occurs within the 8-cell sequence.
3. This algorithm supplies a constant number of structure pointers and, therefore, data bytes,
regardless of the structure size. The pointer is inserted in the seventh byte location of the cell.
To force the TALP to build a structure consisting of a single DS0 with no signaling nibble and
相关PDF资料
PDF描述
PM73122 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73123 8 LINK CES/DBCES AAL1 SAR
PM73123-PI 8 LINK CES/DBCES AAL1 SAR
PM73124 4 Link CES/DBCES AAL1 SAR
相关代理商/技术参数
参数描述
PM73122 制造商:PMC 制造商全称:PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BI 制造商:PMC 制造商全称:PMC 功能描述:32 LINK CES/DBCES AAL1 SAR PROCESSOR
PM73122-BIP 制造商:PMC-Sierra 功能描述:AAL1GATOR32 EOL270906
PM73122-BI-P 制造商:PMC-Sierra 功能描述: