TMS320LF2407A,TMS320LF2406A, TMS320LF2403A, TMS320LF2402A
TMS320LC2406A, TMS320LC2404A, TMS320LC2403A, TMS320LC2402A
DSP CONTROLLERS
SPRS145K JULY 2000 REVISED AUGUST 2005
124
POST OFFICE BOX 1443
HOUSTON, TEXAS 772511443
peripheral register descriptions (continued)
Table 19. LF240xA/LC240xA DSP Peripheral Register Description (Continued)
ADDR
BIT 15
BIT 14
BIT 13
BIT 12
BIT 11
BIT 10
BIT 9
BIT 8
REG
ADDR
BIT 7
BIT 6
BIT 5
BIT 4
BIT 3
BIT 2
BIT 1
BIT 0
REG
CAPTURE UNIT REGISTERS EVB
07520h
CAPRES
CAPQEPN
CAP6EN
—
CAP6TSEL
CAP45SEL
CAP6TOADC
CAPCONB
07520h
CAP4EDGE
CAP5EDGE
CAP6EDGE
—
CAPCONB
07521h
Reserved
07522h
—
CAP6FIFO
CAP5FIFO
CAP4FIFO
CAPFIFOB
07522h
—
CAPFIFOB
07523h
D15
D14
D13
D12
D11
D10
D9
D8
CAP4FIFO
07523h
D7
D6
D5
D4
D3
D2
D1
D0
CAP4FIFO
07524h
D15
D14
D13
D12
D11
D10
D9
D8
CAP5FIFO
07524h
D7
D6
D5
D4
D3
D2
D1
D0
CAP5FIFO
07525h
D15
D14
D13
D12
D11
D10
D9
D8
CAP6FIFO
07525h
D7
D6
D5
D4
D3
D2
D1
D0
CAP6FIFO
07526h
Reserved
07527h
D15
D14
D13
D12
D11
D10
D9
D8
CAP4FBOT
07527h
D7
D6
D5
D4
D3
D2
D1
D0
CAP4FBOT
07528h
D15
D14
D13
D12
D11
D10
D9
D8
CAP5FBOT
07528h
D7
D6
D5
D4
D3
D2
D1
D0
CAP5FBOT
07529h
D15
D14
D13
D12
D11
D10
D9
D8
CAP6FBOT
07529h
D7
D6
D5
D4
D3
D2
D1
D0
CAP6FBOT
0752Ah
to
0752Bh
Reserved
EVENT MANAGER (EVB) INTERRUPT CONTROL REGISTERS
0752Ch
—
T3OFINT
ENA
T3UFINT
ENA
T3CINT
ENA
EVBIMRA
0752Ch
T3PINT
ENA
—
CMP6INT
ENA
CMP5INT
ENA
CMP4INT
ENA
PDPINTB
ENA
EVBIMRA
—
0752Dh
—
T4OFINT
ENA
T4UFINT
ENA
T4CINT
ENA
T4PINT
ENA
EVBIMRB
—
0752Eh
—
CAP6INT
ENA
CAP5INT
ENA
CAP4INT
ENA
EVBIMRC
0752Fh
—
T3OFINT
FLAG
T3UFINT
FLAG
T3CINT
FLAG
EVBIFRA
0752Fh
T3PINT
FLAG
—
CMP6INT
FLAG
CMP5INT
FLAG
CMP4INT
FLAG
PDPINTB
FLAG
EVBIFRA
—
07530h
—
T4OFINT
FLAG
T4UFINT
FLAG
T4CINT
FLAG
T4PINT
FLAG
EVBIFRB
—
07531h
—
CAP6INT
FLAG
CAP5INT
FLAG
CAP4INT
FLAG
EVBIFRC
07532h
to
0753Fh
Reserved
Indicates change with respect to the F243/F241 C242 device register maps
Indicates change with respect to the F243/F241, C242 device register maps.