参数资料
型号: AD6634BBC
厂商: ANALOG DEVICES INC
元件分类: 无绳电话/电话
英文描述: 80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)
中文描述: TELECOM, CELLULAR, BASEBAND CIRCUIT, PBGA196
封装: 15 MM X 15 MM, BGA-196
文件页数: 2/52页
文件大小: 925K
代理商: AD6634BBC
REV. 0
–2–
AD6634
TABLE OF CONTENTS
USER CONFIGURABLE BUILT-IN SELF TEST (BIST) 31
RAM BIST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Channel BIST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
CHIP SYNCHRONIZATION . . . . . . . . . . . . . . . . . . . . . . 32
Start . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Start with No Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Start with Soft Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Start with Pin Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Hop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Set Freq No Hop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Hop with Soft Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Hop with Pin Sync . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
PARALLEL OUTPUT PORTS . . . . . . . . . . . . . . . . . . . . . 33
Channel Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
AGC Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Master/Slave PCLK Modes . . . . . . . . . . . . . . . . . . . . . . . 35
Parallel Port Pin Functionality . . . . . . . . . . . . . . . . . . . . . 35
LINK PORT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Link Port Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Link Port Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
TigerSHARC Configuration . . . . . . . . . . . . . . . . . . . . . . 36
MEMORY MAPS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
0x00–0x7F: Coefficient Memory (CMEM) . . . . . . . . . . . 36
0x80: Channel Sleep Register . . . . . . . . . . . . . . . . . . . . . . 37
0x81: Soft_SYNC Register . . . . . . . . . . . . . . . . . . . . . . . . 37
0x82: Pin_SYNC Register . . . . . . . . . . . . . . . . . . . . . . . . 37
0x83: Start Hold-Off Counter . . . . . . . . . . . . . . . . . . . . . 37
0x84: NCO Frequency Hold-Off Counter . . . . . . . . . . . . 37
0x85: NCO Frequency Register 0 . . . . . . . . . . . . . . . . . . 37
0x86: NCO Frequency Register 1 . . . . . . . . . . . . . . . . . . 38
0x87: NCO Phase Offset Register . . . . . . . . . . . . . . . . . . 38
0x88: NCO Control Register . . . . . . . . . . . . . . . . . . . . . . 38
0x90: rCIC2 Decimation–1 (M
rCIC2
–1) . . . . . . . . . . . . . . 39
0x91: rCIC2 Interpolation–1 (L
rCIC2
–1) . . . . . . . . . . . . . . 39
0x92: rCIC2 Scale . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
0x93: . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
0x94: CIC5 Decimation–1 (M
CIC5
–1) . . . . . . . . . . . . . . . 40
0x95: CIC5 Scale . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
0x96: . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
0xA0: RCF Decimation–1 (M
RCF
–1) . . . . . . . . . . . . . . . . 40
0xA1: RCF Decimation Phase (P
RCF
) . . . . . . . . . . . . . . . 40
0xA2: RCF Number of Taps Minus One (N
RCF
–1) . . . . . 40
0xA3: RCF Coefficient Offset (CO
RCF
) . . . . . . . . . . . . . . 40
0xA4: RCF Control Register . . . . . . . . . . . . . . . . . . . . . . 40
0xA5: BIST Register for I . . . . . . . . . . . . . . . . . . . . . . . . 40
0xA6: BIST Register for Q . . . . . . . . . . . . . . . . . . . . . . . . 40
0xA7: BIST Control Register . . . . . . . . . . . . . . . . . . . . . . 41
0xA8: RAM BIST Control Register . . . . . . . . . . . . . . . . . 41
0xA9: Output Control Register . . . . . . . . . . . . . . . . . . . . 41
Memory Map for Input Port Control Registers . . . . . . . . . . 41
Input Port Control Registers . . . . . . . . . . . . . . . . . . . . . . 41
0x00 Lower Threshold A . . . . . . . . . . . . . . . . . . . . . . . . . 41
0x01 Upper Threshold A . . . . . . . . . . . . . . . . . . . . . . . . . 41
0x02 Dwell Time A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
0x03 Gain Range A Control Register . . . . . . . . . . . . . . . . 41
0x04 Lower Threshold B . . . . . . . . . . . . . . . . . . . . . . . . . 42
0x05 Upper Threshold B . . . . . . . . . . . . . . . . . . . . . . . . . 42
0x06 Dwell Time B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
0x07 Gain Range B Control Register . . . . . . . . . . . . . . . . 42
FEATURES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
APPLICATIONS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
GENERAL DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . 4
ARCHITECTURE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
ABSOLUTE MAXIMUM RATINGS . . . . . . . . . . . . . . . . . 6
THERMAL CHARACTERISTICS . . . . . . . . . . . . . . . . . . . 6
EXPLANATION OF TEST LEVELS . . . . . . . . . . . . . . . . . 6
ORDERING GUIDE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
RECOMMENDED OPERATING CONDITIONS . . . . . . . 7
ELECTRICAL CHARACTERISTICS . . . . . . . . . . . . . . . . . 7
GENERAL TIMING CHARACTERISTICS . . . . . . . . . . . . 8
MICROPROCESSOR PORT TIMING CHARACTERISTICS 9
TIMING DIAGRAMS . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
PIN CONFIGURATION . . . . . . . . . . . . . . . . . . . . . . . . . . 17
PIN FUNCTION DESCRIPTIONS . . . . . . . . . . . . . . . . . 18
EXAMPLE FILTER RESPONSE . . . . . . . . . . . . . . . . . . . 19
INPUT DATA PORTS . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Input Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Input Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Input Enable Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Gain Switching . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Input Data Scaling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Scaling with Fixed-Point ADCs . . . . . . . . . . . . . . . . . . . . 21
Scaling with Floating-Point or Gain-Ranging ADCs . . . . 22
NUMERICALLY CONTROLLED OSCILLATOR . . . . . 22
Frequency Translation . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
NCO Frequency Hold-Off Register . . . . . . . . . . . . . . . . . 23
Phase Offset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
NCO Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Phase Dither . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Amplitude Dither . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Clear Phase Accumulator on HOP . . . . . . . . . . . . . . . . . . 23
Input Enable Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Mode 00: Blank on IEN Low . . . . . . . . . . . . . . . . . . . . . . 23
Mode 01: Clock on IEN High . . . . . . . . . . . . . . . . . . . . . 23
Mode 10: Clock on IEN Transition to High . . . . . . . . . . 24
Mode 11: Clock on IEN Transition to Low . . . . . . . . . . . 24
WB Input Select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Sync Select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
SECOND ORDER rCIC FILTER . . . . . . . . . . . . . . . . . . . 24
rCIC2 Rejection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Example Calculations . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Decimation and Interpolation Registers . . . . . . . . . . . . . . 25
rCIC2 Scale . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
FIFTH ORDER CIC FILTER . . . . . . . . . . . . . . . . . . . . . . 25
CIC5 Rejection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
RAM COEFFICIENT FILTER . . . . . . . . . . . . . . . . . . . . . 27
RCF Decimation Register . . . . . . . . . . . . . . . . . . . . . . . . 27
RCF Decimation Phase . . . . . . . . . . . . . . . . . . . . . . . . . . 27
RCF Filter Length . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
RCF Output Scale Factor and Control Register . . . . . . . . 27
INTERPOLATING HALF-BAND FILTERS . . . . . . . . . . 28
AUTOMATIC GAIN CONTROL . . . . . . . . . . . . . . . . . . . 28
The AGC Loop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Desired Signal Level Mode . . . . . . . . . . . . . . . . . . . . . . . 29
Desired Clipping Level Mode . . . . . . . . . . . . . . . . . . . . . 31
Synchronization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
相关PDF资料
PDF描述
AD6634PCB 80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)
AD6635 4-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)
AD6635BB 4-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)
AD6636 150 MSPS Wideband Digital Down-Converter (DDC)
AD6636BBCZ1 150 MSPS Wideband Digital Down-Converter (DDC)
相关代理商/技术参数
参数描述
AD6634BBCZ 功能描述:IC RSP 80MSPS DUAL 196CSPBGA RoHS:是 类别:RF/IF 和 RFID >> RF 混频器 系列:AD6634 产品培训模块:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 标准包装:100 系列:- RF 型:W-CDMA 频率:2.11GHz ~ 2.17GHz 混频器数目:1 增益:17dB 噪音数据:2.2dB 次要属性:- 电流 - 电源:11.7mA 电源电压:2.7 V ~ 3.3 V 包装:托盘 封装/外壳:12-VFQFN 裸露焊盘 供应商设备封装:12-QFN-EP(3x3)
AD6634BC/PCB 制造商:Analog Devices 功能描述:WCDMA RECEIVE SGNL PROCESSOR - Bulk
AD6634PCB 制造商:AD 制造商全称:Analog Devices 功能描述:80 MSPS, Dual-Channel WCDMA Receive Signal Processor (RSP)
AD6635 制造商:AD 制造商全称:Analog Devices 功能描述:4-Channel, 80 MSPS WCDMA Receive Signal Processor (RSP)
AD6635BB 功能描述:IC RSP 80MSPS QUAD 324-BGA RoHS:否 类别:RF/IF 和 RFID >> RF 混频器 系列:AD6635 产品培训模块:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 标准包装:100 系列:- RF 型:W-CDMA 频率:2.11GHz ~ 2.17GHz 混频器数目:1 增益:17dB 噪音数据:2.2dB 次要属性:- 电流 - 电源:11.7mA 电源电压:2.7 V ~ 3.3 V 包装:托盘 封装/外壳:12-VFQFN 裸露焊盘 供应商设备封装:12-QFN-EP(3x3)