iii
Contents
Section
Title
Page
1
Introduction
1–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.1
Features
1–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.2
Functional Block Diagram
1–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.3
Terminal Assignments
1–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.4
Terminal Functions
1–5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1.5
Register Functional Summary
1–8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2
Detailed Description
2–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.1
Definitions and Terminology
2–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2
Reset and Power-Down Functions
2–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2.1 Reset
2–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2.2 Conditions of Reset
2–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2.3 Software and Hardware Power-Down
2–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.2.4 Register Default Values After POR,
Software Reset, or RESET Is Applied
2–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.3
Master-Slave Terminal Function
2–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.4
ADC Signal Channel
2–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.5
DAC Signal Channel
2–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.6
Serial Interface
2–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.7
Number of Slaves
2–5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.8
Required Minimum Number of MCLK Periods
2–6
. . . . . . . . . . . . . . . . . . . . . . . . . . .
2.8.1 TLC320AC01 AIC Master-Slave Summary
2–6
. . . . . . . . . . . . . . . . . . . . . . . .
2.8.2 Notes on TLC320AC01/02 AIC Master-Slave Operation
2–7
. . . . . . . . . . . . .
2.9
Operating Frequencies
2–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.9.1 Master and Stand-Alone Operating Frequencies
2–9
. . . . . . . . . . . . . . . . . . .
2.9.2 Slave and Codec Operating Frequencies
2–9
. . . . . . . . . . . . . . . . . . . . . . . . .
2.10 Switched-Capacitor Filter Frequency (FCLK)
2–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.11 Filter Bandwidths
2–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.12 Master and Stand-Alone Modes
2–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.12.1 Register Programming
2–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.12.2 Master and Stand-Alone Functional Sequence
2–10
. . . . . . . . . . . . . . . . . . . . .
2.13 Slave and Codec Modes
2–10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.13.1 Slave and Codec Functional Sequence
2–11
. . . . . . . . . . . . . . . . . . . . . . . . . . .
2.13.2 Slave Register Programming
2–11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.14 Terminal Functions
2–11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.14.1 Frame-Sync Function
2–11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.14.2 Data Out (DOUT)
2–12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.14.3 Data In (DIN)
2–12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.14.4 Hardware Program Terminals (FC1 and FC0)
2–12
. . . . . . . . . . . . . . . . . . . . . .
2.14.5 Midpoint Voltages (ADC VMID and DAC VMID)2–13
. . . . . . . . . . . . . . . . . . . . .
2.15 Device Functions
2–13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.1 Phase Adjustment
2–13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2.15.2 Analog Loopback
2–14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .