vi
List of Illustrations
Figure
Title
Page
1–1
Control Flow Diagram
1–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2–1
Functional Sequence for Primary and Secondary Communication
2–5
. . . . . . . . . . .
2–2
Timing Sequence
2–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2–3
Master and Stand-Alone Functional Sequence
2–16
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
2–4
Slave and Codec Functional Sequence
2–16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 1
IN + and IN – Gain-Control Circuitry
4–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 2
AIC Stand-Alone and Master-Mode Timing
4–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 3
AIC Slave and Codec Emulation Mode
4–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 4
Master or Stand-Alone FS and FSD Timing
4–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 5
Slave FS to FSD Timing
4–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 6
Slave SCLK to FSD Timing
4–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 7
DOUT Enable Timing From Hi-Z
4–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 8
DOUT Delay Timing to Hi-Z
4–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 9
EOC Frame Timing
4–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 10 Master-Slave Frame-Sync Timing After a Delay Has Been
Programmed Into the FSD Registers
4–5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 11 Master and Slave Frame-Sync Sequence with One Slave
4–5
. . . . . . . . . . . . . . . . . .
6 – 1 Stand-Alone Mode (to DSP Interface)
6–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 – 2 Codec Mode (to DSP Interface)
6–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 – 3 Master With Slave (to DSP Interface)
6–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 – 4 Single-Ended Input (Ground Referenced)
6–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 – 5 Single-Ended to Differential Input (Ground Referenced)
6–3
. . . . . . . . . . . . . . . . . . . .
6 – 6 Differential Load
6–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 – 7 Differential Output Drive (Ground Referenced)
6–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 – 8 Low-Impedance Output Drive
6–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6 – 9 Single-Ended Output Drive (Ground Referenced)
6–4
. . . . . . . . . . . . . . . . . . . . . . . . .
List of Tables
Table
Title
Page
1–1
Operating Frequencies
1–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2–1
Master-Slave Selection
2–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2–2
Sampling Variation With A
′
2–13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2–3
Software and Hardware Requests for Secondary Serial-Communication and
Phase-Shift Truth Table
2–18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4 – 1
Gain Control (Analog Input Signal Required for
Full-Scale Bipolar A /D-Conversion 2s Complement)
4–1
. . . . . . . . . . . . . . . . . . . . . . .