参数资料
型号: TMPR3904F
英文描述: MICROPROCESSOR|32-BIT|CMOS|QFP|208PIN|PLASTIC
中文描述: 微处理器| 32位|的CMOS | QFP封装| 208PIN |塑料
文件页数: 35/230页
文件大小: 1451K
代理商: TMPR3904F
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页当前第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页
Users Manual
27
6
CLOCKS
6.1
Clock Generator
The TX3904 has a built-in x4 frequency PLL clock generator. Please
connect a crystal oscillator with a frequency of a quarter of the internal
system clock (frequency of the TX39 Processor Core
s input clock).
6.2
Operation Modes of TX3904
The following describes the operation modes by the TX3904 clock
control. The TX3904 has the normal, doze, halt, and RF modes.
6.2.1
Normal mode
Both the TX39 Processor Core and the peripheral mega cells operate at
the maximum frequencies.
Blocks that operate at the same frequency as the TX39 Processor Core:
DRAMC, ROMC, DMAC, IRC
Blocks that operate at the frequency that is a half of the TX39
Processor
Core:
TMR, SIO, PIO
6.2.2
Halt mode
The halt mode is a mode to lower the power consumption by halting
operations by halting the clocks inside the TX39 Processor Core.
By setting the halt bit of the Config register of the TX39 Processor Core,
it shifts to the halt mode.
When having entered into the halt mode, the TX39 mega cell core halts
the operation while maintaining the pipeline status. Bus release
requests from GREQ* and HPGREQ* can be replied to; but those from
the SREQ* and HPSREQ* are not replied to. The write buffer does not
halt: Therefore, when there are remaining data in the write buffer in the
halt mode, the write operation continues until the buffer becomes
empty. The SYSCLK does not halt.
The halt mode is released when the halt bit is cleared to 0 by asserting
the interrupts by on-chip peripherals (internal interrupt), INT[7:0], NMI*,
or RESET* signal. When the TX3904 is recovered from halt mode by the
above causes, the corresponding exception handler is executed.
The peripheral blocks halt partial functions by halting the clocks.
Halt mode is not usable in half speed bus mode.
相关PDF资料
PDF描述
TMPR3907F MICROPROCESSOR|32-BIT|CMOS|QFP|208PIN|PLASTIC
TMPR3912AU 32-Bit Microprocessor
TMPR3912AU-92 Microprocessor
TMPR3912U 32-Bit Microprocessor
TMPR3912XB-75 Microprocessor
相关代理商/技术参数
参数描述
TMPR3907F 制造商:未知厂家 制造商全称:未知厂家 功能描述:MICROPROCESSOR|32-BIT|CMOS|QFP|208PIN|PLASTIC
TMPR3911 制造商:TOSHIBA 制造商全称:Toshiba Semiconductor 功能描述:32-Bit TX System RISC TX39 Family
TMPR3912 制造商:TOSHIBA 制造商全称:Toshiba Semiconductor 功能描述:32-Bit TX System RISC TX39 Family
TMPR3912AU 制造商:未知厂家 制造商全称:未知厂家 功能描述:32-Bit Microprocessor
TMPR3912AU-92 制造商:未知厂家 制造商全称:未知厂家 功能描述:Microprocessor