参数资料
型号: TMX320C6474ZUN
厂商: TEXAS INSTRUMENTS INC
元件分类: 消费家电
英文描述: SPECIALTY CONSUMER CIRCUIT, PBGA561
封装: 23 X 23 MM, ROHS COMPLIANT, PLASTIC, FCBGA-561
文件页数: 71/204页
文件大小: 2220K
代理商: TMX320C6474ZUN
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页当前第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页
7.17 Serial RapidIO (SRIO) Port
7.17.1 SRIO Device-Specific Information
7.17.2 SRIO Register Description(s)
TMS320C6474
Multicore Digital Signal Processor
SPRS552 – OCTOBER 2008
www.ti.com
The SRIO Port on the C6474 device is a high-performance, low pin-count interconnect aimed for
embedded markets. RapidIO is based on the memory and device addressing concepts of processor buses
where the transaction processing is managed completely by hardware. This enables the RapidIO
interconnect to lower the system cost by providing lower latency, reduced overhead of packet data
processing, and higher system bandwidth, all of which are key for wireless interfaces. The RapidIO
interconnect offers very low pin-count interfaces with scalable system bandwidth based on 10-Gigabit per
second (Gbps) bidirectional links.
The PHY part of the RIO consists of the physical layer and includes the input and output buffers (each
serial link consists of a differential pair), the 8-bit/10-bit encoder/decoder, the PLL clock recovery, and the
parallel-to-serial/serial-to-parallel converters.
The RapidIO interface should be designed to operate at a data rate up to 3.125 Gbps per differential pair.
The approach to specifying interface timing for the SRIO Port is different than on other interfaces such as
McBSP. For these other interfaces the device timing was specified in terms of data manual specifications
and I/O buffer information specification (IBIS) models.
For the SRIO Port, Texas Instruments (TI) provides a printed circuit board (PCB) solution showing two
DSPs connected via a 1x SRIO link directly to the user. TI has performed the simulation and system
characterization to ensure all SRIO interface timings in this solution are met. The complete SRIO system
solution is documented in the TMS320C6474 DSP SERDES Implementation Guidelines application report
(literature number SPRAAW9).
TI only supports designs that follow the board design guidelines outlined in the SPRAAW9
application report.
The Serial RapidIO peripheral is a master peripheral in the C6474 DSP. It conforms to the RapidIO
Interconnect Specification, Part VI: Physical Layer 1x/4x LP-Serial Specification, Revision 1.2.
Table 7-68. RapidIO Control Registers
HEX ADDRESS
ACRONYM
REGISTER NAME
02D0 0000
RIOPID
RapidIO Peripheral Identification Register
02D0 0004
RIO_PCR
RapidIO Peripheral Control Register
02D0 0008 - 02D0 001C
-
Reserved
02D0 0020
RIO_PER_SET_CNTL
RapidIO Peripheral Settings Control Register
02D0 0024 - 02D0 002C
-
Reserved
02D0 0030
RIO_GBL_EN
RapidIO Peripheral Global Enable Register
02D0 0034
RIO_GBL_EN_STAT
RapidIO Peripheral Global Enable Status Register
02D0 0038
RIO_BLK0_EN
RapidIO Block0 Enable Register
02D0 003C
RIO_BLK0_EN_STAT
RapidIO Block0 Enable Status Register
02D0 0040
RIO_BLK1_EN
RapidIO Block1 Enable Register
02D0 0044
RIO_BLK1_EN_STAT
RapidIO Block1 Enable Status Register
02D0 0048
RIO_BLK2_EN
RapidIO Block2 Enable Register
02D0 004C
RIO_BLK2_EN_STAT
RapidIO Block2 Enable Status Register
02D0 0050
RIO_BLK3_EN
RapidIO Block3 Enable Register
02D0 0054
RIO_BLK3_EN_STAT
RapidIO Block3 Enable Status Register
02D0 0058
RIO_BLK4_EN
RapidIO Block4 Enable Register
02D0 005C
RIO_BLK4_EN_STAT
RapidIO Block4 Enable Status Register
02D0 0060
RIO_BLK5_EN
RapidIO Block5 Enable Register
Peripheral Information and Electrical Specifications
162
相关PDF资料
PDF描述
TN5D01A 5 A SWITCHING REGULATOR, 180 kHz SWITCHING FREQ-MAX, ZFM5
TN5D41A 5 A SWITCHING REGULATOR, 180 kHz SWITCHING FREQ-MAX, ZFM5
TN5D41 5 A SWITCHING REGULATOR, 180 kHz SWITCHING FREQ-MAX, PZFM5
TN5D51A 5 A SWITCHING REGULATOR, 180 kHz SWITCHING FREQ-MAX, ZFM5
TNY266GNTL 0.56 A SWITCHING REGULATOR, 140 kHz SWITCHING FREQ-MAX, PDSO7
相关代理商/技术参数
参数描述
TMX320C6655CZH 制造商:Texas Instruments 功能描述:PG1.0 COMMERCIAL TEMP 1.0GHZ - Trays 制造商:Texas Instruments 功能描述:IC DSP FIX/FLOAT POINT 625FCBGA
TMX320C6657CZH 制造商:Texas Instruments 功能描述:2 CORE PG1.0 COMMERCIAL TEMP 1.0GHZ - Trays 制造商:Texas Instruments 功能描述:IC DSP FIX/FLOAT POINT 625FCBGA
TMX320C6670ACYP 功能描述:数字信号处理器和控制器 - DSP, DSC TMX C6670-A w/out Encryption RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
TMX320C6670CYP 功能描述:数字信号处理器和控制器 - DSP, DSC Multicore Fixed & Floating-Point SOC RoHS:否 制造商:Microchip Technology 核心:dsPIC 数据总线宽度:16 bit 程序存储器大小:16 KB 数据 RAM 大小:2 KB 最大时钟频率:40 MHz 可编程输入/输出端数量:35 定时器数量:3 设备每秒兆指令数:50 MIPs 工作电源电压:3.3 V 最大工作温度:+ 85 C 封装 / 箱体:TQFP-44 安装风格:SMD/SMT
TMX320C6672ACYP25 制造商:Texas Instruments 功能描述:TMX C6672 PG2.0 COMMTEMP 1.25GHZ - Trays 制造商:Texas Instruments 功能描述:IC DSP FIX/FLOAT POINT 841FCBGA