参数资料
型号: AGL10002-FFGG256
元件分类: FPGA
英文描述: FPGA, 1000000 GATES, 200 MHz, PBGA144
封装: 13 X 13 MM, 1 MM PITCH, ROHS COMPLIANT, FBGA-144
文件页数: 180/204页
文件大小: 2800K
代理商: AGL10002-FFGG256
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页当前第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页
IGLOO Low-Power Flash FPGAs with Flash*Freeze Technology
A d v an c ed v0 . 1
2-63
JTAG 1532
IGLOO devices support the JTAG-based IEEE 1532
standard for ISP. In order to start JTAG operations the
IGLOO device should exit Flash*Freeze mode and be in
normal operation for before starting to send JTAG
commands to the device. As part of this support, when a
IGLOO device is in an unprogrammed state, all user I/O
pins are disabled. This is achieved by keeping the global
IO_EN signal deactivated, which also has the effect of
disabling the input buffers. The SAMPLE/PRELOAD
instruction captures the status of pads in parallel and
shifts them out as new data is shifted in for loading into
the Boundary Scan Register. When the IGLOO device is in
an
unprogrammed
state,
the
SAMPLE/PRELOAD
instruction has no effect on I/O status; however, it will
continue to shift in new data to be loaded into the BSR.
Therefore, when SAMPLE/PRELOAD is used on an
unprogrammed device, the BSR will be loaded with
undefined data.
For JTAG timing information on setup, hold, and fall
times, refer to the FlashPro User’s Guide.
Boundary Scan
IGLOO devices are compatible with IEEE Standard 1149.1,
which defines a hardware architecture and the set of
mechanisms for boundary scan testing. JTAG operations
are used during boundary scan testing; therefore, the
Flash*Freeze pin must be deasserted for successful
boundary scan operations. The basic IGLOO boundary
scan logic circuit is composed of the TAP controller, test
data registers, and instruction register (Figure 2-45 on
page 2-65). This circuit supports all mandatory IEEE
1149.1 instructions (EXTEST, SAMPLE/PRELOAD, and
BYPASS) and the optional IDCODE instruction (Table 2-
34).
Each test section is accessed through the TAP, which has
five associated pins: TCK (test clock input), TDI, TDO (test
data input and output), TMS (test mode selector), and
TRST (test reset input). TMS, TDI, and TRST are equipped
with pull-up resistors to ensure proper operation when
no input data is supplied to them. These pins are
dedicated for boundary scan test usage. Refer to the
recommendations for TDO and TCK pins. Table 2-35 gives
pull-down recommendations for the TRST and TCK
pins.
Table 2-34 Boundary Scan Opcodes
Hex Opcode
EXTEST
00
HIGHZ
07
USERCODE
0E
SAMPLE/PRELOAD
01
IDCODE
0F
CLAMP
05
BYPASS
FF
Table 2-35 TRST and TCK Pull-Down Recommendations
VJTAG
Tie-Off Resistance*
VJTAG at 3.3 V
200
Ω to 1 kΩ
VJTAG at 2.5 V
200
Ω to 1 kΩ
VJTAG at 1.8 V
500
Ω to 1 kΩ
VJTAG at 1.5 V
500
Ω to 1 kΩ
Note: *Equivalent parallel resistance if more than one device
is on JTAG chain (Figure 2-43)
Note: TCK is correctly wired with an equivalent tie-off resistance
of 500
Ω, which satisfies the table for V
JTAG of 1.5 V. The
resistor values for TRST are not appropriate in this case, as
the tie-off resistance of 375
Ω is below the recommended
minimum for VJTAG = 1.5 V, but would be appropriate for a
VJTAG setting of 2.5 V or 3.3 V.
Figure 2-43 Parallel Resistance on JTAG Chain of Devices
TDI
TDO
JTAG
Header
Actel
FPGA 1
Actel
FPGA 2
Actel
FPGA 3
Actel
FPGA 4
2 k
Ω
2 k
Ω
2 k
Ω
2 k
Ω
1.5 V
TCK
TRST
VJTAG
GND
1.5 k
Ω
1.5 k
Ω
1.5 k
Ω
1.5 k
Ω
相关PDF资料
PDF描述
AGL10002-FFGG484I FPGA, 1000000 GATES, 200 MHz, PBGA484
AGL10002-FFGG484 FPGA, 1000000 GATES, 200 MHz, PBGA484
AGL10002-FG144I FPGA, 1000000 GATES, 200 MHz, PBGA144
AGL10002-FG144 FPGA, 1000000 GATES, 200 MHz, PBGA144
AGL10002-FG256I FPGA, 1000000 GATES, 200 MHz, PBGA144
相关代理商/技术参数
参数描述
AGL1000V2-CS144 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS144ES 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS144I 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS144PP 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS281 功能描述:IC FPGA 1KB FLASH 1M 281-CSP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:IGLOO 标准包装:40 系列:SX-A LAB/CLB数:6036 逻辑元件/单元数:- RAM 位总计:- 输入/输出数:360 门数:108000 电源电压:2.25 V ~ 5.25 V 安装类型:表面贴装 工作温度:0°C ~ 70°C 封装/外壳:484-BGA 供应商设备封装:484-FPBGA(27X27)