参数资料
型号: PM7366
厂商: PMC-SIERRA INC
元件分类: 微控制器/微处理器
英文描述: FRAME ENGINE AND DATA LINK MANAGER
中文描述: 8 CHANNEL(S), 52M bps, SERIAL COMM CONTROLLER, PBGA256
封装: BGA-256
文件页数: 69/286页
文件大小: 2243K
代理商: PM7366
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页当前第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页
RELEASED
DATA SHEET
PM7366 FREEDM-8
ISSUE 4
PMC-1970930
FRAME ENGINE AND DATA LINK MANAGER
PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA,INC., AND FOR ITS CUSTOMERS’ INTERNAL USE
56
Field
Description
P
The Priority bit is set by the host to indicate the priority of the
associated packet in a two level quality of service scheme.
Packets with its P bit set high are queued in the high priority
queue in the TMAC. Packets with the P bit set low are queued in
the low priority queue. Packets in the low priority queue will not
begin transmission until the high priority queue is empty.
V
The V bit is used to indicate that the TMAC Next TD Pointer field
is valid. When set to logic 1, the TMAC Next TD Pointer[13:0]
field is valid. When V is set to logic 0, the TMAC Next TD
Pointer[13:0] field is invalid. The V bit is used by the host to
reclaim data buffers in the event that data presented to the
TMAC is returned to the host due to a channel becoming
unprovisioned. The V bit is expected to be initialised to logic 0 by
the host.
M
The More (M) bit is used by the host to support packets that
require multiple TDs. If M is set to logic 1, the current TD is just
one of several TDs for the current packet. If M is set to logic 0,
this TD either describes the entire packet (in the single TD
packet case) or describes the end of a packet (in the multiple TD
packet case).
Note: When M is set to logic 1, the only valid value for CE is
logic 0.
CE
The Chain End (CE) bit is used by the host to indicate the end of
a linked list of TDs presented to the TMAC. The linked list can
contain one or more packets as delineated by the M bit (see
above). When CE is set to logic 1, the current TD is the last TD
of a linked list of TDs. When CE is set to logic 0, the current TD
is not the last TD of a linked list. When the current TD is not the
last of the linked list, the Host Next TD Pointer[13:0] field is valid,
otherwise the field is not valid.
Note: When CE is set to logic 1, the only valid value for M is
logic 0.
Note: When presenting raw (i.e. unpacketised) data for
transmission, the host should code the M and CE bits as for a
single packet chain, i.e. M=1, CE=0 for all TDs except the last in
the chain and M=0, CE=1 for the last TD in the chain.
TCC[6:0]
The Transmit Channel Code (TCC[6:0]) field is used by the host
to indicate with which channel a TD is associated. All TD in a
chain must be associated with the same channel, i.e. have this
field set to the same value.
相关PDF资料
PDF描述
PM7366-BI TVS BI-DIR 30V 1500W DO-201
PM7366-PI FRAME ENGINE AND DATA LINK MANAGER
PM7367-PI DIODE 1N4002 RECTIFYING
PM7367 32 link, 32 Channel Data Link Manager with PCI Interface
PM7375 ATM SAR and PHY Processor for PCI Bus
相关代理商/技术参数
参数描述
PM7366-BI 制造商:PMC 制造商全称:PMC 功能描述:FRAME ENGINE AND DATA LINK MANAGER
PM7366-PI 制造商:PMC-Sierra 功能描述:
PM7367 制造商:PMC 制造商全称:PMC 功能描述:FRAME ENGINE AND DATA LINK MANAGER