参数资料
型号: EC103D175
英文描述: Thyristor Product Catalog
中文描述: 晶闸管产品目录
文件页数: 33/224页
文件大小: 2697K
代理商: EC103D175
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页当前第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页
AN1002
Application Notes
http://www.teccor.com
AN1002 - 2
2002 Teccor Electronics
+1 972-580-7777
Thyristor Product Catalog
Triacs can be gated on in one of four basic gating modes as
shown in Figure AN1002.3. The most common quadrants for
gating on triacs are Quadrants I and III, where the gate supply is
synchronized with the main terminal supply (gate positive — MT2
positive, gate negative — MT2 negative). Optimum triac gate
sensitivity is achieved when operating in Quadrants I and III due
to the inherent thyristor chip construction. If Quadrants I and III
cannot be used, the next best operating modes are Quadrants II
and III where the gate supply has a negative polarity with an AC
main terminal supply. Typically, Quadrant II is approximately
equal in gate sensitivity to Quadrant I; however, latching current
sensitivity in Quadrant II is lowest. Therefore, it is difficult for
triacs to latch on in Quadrant II when the main terminal current
supply is very low in value.
Special consideration should be given to gating circuit design
when Quadrants I and IV are used in actual application, because
Quadrant IV has the lowest gate sensitivity of all four operating
quadrants.
Figure AN1002.3
Definition of Operating Quadrants in Triacs
The following table shows the relationships between different
gating modes in current required to gate on triacs.
Example of 4 A triac:
If IGT(I) = 10 mA, then
IGT(II) = 16 mA
IGT(III) = 25 mA
IGT(IV) = 27 mA
Gate trigger current is temperature-dependent as shown in
Figure AN1002.4. Thyristors become less sensitive with
decreasing temperature and more sensitive with increasing
temperature.
Figure AN1002.4
Typical DC Gate Trigger Current versus Case
Temperature
For applications where low temperatures are expected, gate cur-
rent supply should be increased to at least two to eight times the
gate trigger current requirements at 25 °C. The actual factor var-
ies by thyristor type and the environmental temperature.
Example of a 10 A triac:
If IGT(I) = 10 mA at 25 °C, then
IGT(I) = 20 mA at -40 °C
In applications where high di/dt, high surge, and fast turn-on are
expected, gate drive current should be steep rising (1 s rise
time) and at least twice rated IGT or higher with minimum 3 s
pulse duration. However, if gate drive current magnitude is very
high, then duration may have to be limited to keep from over-
stressing (exceeding the power dissipation limit of) gate junction.
Latching Current of SCRs and Triacs
Latching current (IL) is the minimum principal current required to
maintain the thyristor in the on state immediately after the switch-
ing from off state to on state has occurred and the triggering sig-
nal has been removed. Latching current can best be understood
by relating to the “pick-up” or “pull-in” level of a mechanical relay.
Figure AN1002.5 and Figure AN1002.6 illustrate typical thyristor
latching phenomenon.
In the illustrations in Figure AN1002.5, the thyristor does not stay
on after gate drive is removed due to insufficient available princi-
pal current (which is lower than the latching current requirement).
Figure AN1002.5
Latching Characteristic of Thyristor (Device Not
Latched)
In the illustration in Figure AN1002.6 the device stays on for the
remainder of the half cycle until the principal current falls below
the holding current level. Figure AN1002.5 shows the character-
istics of the same device if gate drive is removed or shortened
before latching current requirement has been met.
Typical Ratio of
at 25 °C
Type
Operating Mode
Quadrant I
Quadrant II
Quadrant III Quadrant IV
4A Triac
1
1.6
2.5
2.7
10 A Triac
1
1.5
1.4
3.1
MT2 POSITIVE
(Positive Half Cycle)
MT2 NEGATIVE
(Negative Half Cycle)
MT1
MT2
+ I
GT
REF
QII
MT1
I
GT
GATE
MT2
REF
MT1
MT2
REF
MT1
MT2
REF
QI
QIV
QIII
ALL POLARITIES ARE REFERENCED TO MT1
(
-)
I
GT
GATE
(+)
I
GT -
I
GT
GATE
(
-)
I
GT
GATE
(+)
+
-
NOTE: Alternistors will not operate in Q IV
IGT In given Quadrant
()
IGT Quadrant 1
()
-----------------------------------------------------------------------------
2.0
1.5
1.0
.5
0
-40
-15
+25
+65
+100
Case Temperature (TC) – C
Ratio
of
I GT
(T
C
=
25C)
Gate Pulse
(Gate Drive to Thyristor)
Principal
Current
Through
Thyristor
Latching
Current
Requirement
Time
Zero
Crossing Point
Time
相关PDF资料
PDF描述
EC103D1 Sensitive SCRs
EC103D Sensitive SCRs
EC103D2 Sensitive SCRs
EC103D3 Sensitive SCRs
EC103M1 PC 8C 8#20 PIN RECP
相关代理商/技术参数
参数描述
EC103D1AP 功能描述:SEN SCR 400V .8A 12A TO92 RoHS:否 类别:分离式半导体产品 >> SCR - 单个 系列:- 其它有关文件:X00619 View All Specifications 产品目录绘图:SCR TO-92 Package 标准包装:1 系列:- SCR 型:灵敏栅极 电压 - 断路:600V 电压 - 栅极触发器 (Vgt)(最大):800mV 电压 - 导通状态 (Vtm)(最大):1.35V 电流 - 导通状态 (It (AV))(最大):500mA 电流 - 导通状态 (It (RMS))(最大):800mA 电流 - 栅极触发电流 (Igt)(最大):200µA 电流 - 维持(Ih):5mA 电流 - 断开状态(最大):1µA 电流 - 非重复电涌,50、60Hz (Itsm):9A,10A 工作温度:-40°C ~ 125°C 安装类型:通孔 封装/外壳:TO-226-3、TO-92-3(TO-226AA)成形引线 供应商设备封装:TO-92-3 包装:剪切带 (CT) 产品目录页面:1554 (CN2011-ZH PDF) 其它名称:497-9067-1
EC103D1RP 功能描述:SCR 400V .8A 12uA RoHS:否 制造商:STMicroelectronics 最大转折电流 IBO:480 A 额定重复关闭状态电压 VDRM:600 V 关闭状态漏泄电流(在 VDRM IDRM 下):5 uA 开启状态 RMS 电流 (It RMS): 正向电压下降:1.6 V 栅触发电压 (Vgt):1.3 V 最大栅极峰值反向电压:5 V 栅触发电流 (Igt):35 mA 保持电流(Ih 最大值):75 mA 安装风格:Through Hole 封装 / 箱体:TO-220 封装:Tube
EC103D1WX 制造商:NXP Semiconductors 功能描述:1000 制造商:NXP Semiconductors 功能描述:EC103D1W/SC-73/REEL7// - Tape and Reel 制造商:NXP Semiconductors 功能描述:SCR SENS GATE 400V SC-73 制造商:NXP Semiconductors 功能描述:SCRs 400v Sc-73 Scr Sens Gate
EC103D2 功能描述:SCR 400V .8A 50uA Sensing RoHS:否 制造商:STMicroelectronics 最大转折电流 IBO:480 A 额定重复关闭状态电压 VDRM:600 V 关闭状态漏泄电流(在 VDRM IDRM 下):5 uA 开启状态 RMS 电流 (It RMS): 正向电压下降:1.6 V 栅触发电压 (Vgt):1.3 V 最大栅极峰值反向电压:5 V 栅触发电流 (Igt):35 mA 保持电流(Ih 最大值):75 mA 安装风格:Through Hole 封装 / 箱体:TO-220 封装:Tube
EC103D275 功能描述:SCR 400V .8A 50uA RoHS:否 制造商:STMicroelectronics 最大转折电流 IBO:480 A 额定重复关闭状态电压 VDRM:600 V 关闭状态漏泄电流(在 VDRM IDRM 下):5 uA 开启状态 RMS 电流 (It RMS): 正向电压下降:1.6 V 栅触发电压 (Vgt):1.3 V 最大栅极峰值反向电压:5 V 栅触发电流 (Igt):35 mA 保持电流(Ih 最大值):75 mA 安装风格:Through Hole 封装 / 箱体:TO-220 封装:Tube