参数资料
型号: PEF22508E
厂商: INFINEON TECHNOLOGIES AG
元件分类: 数字传输电路
英文描述: DATACOM, PCM TRANSCEIVER, PBGA256
封装: 17 X 17 MM, 1 MM PITCH, PLASTIC, LBGA-256
文件页数: 101/193页
文件大小: 10683K
代理商: PEF22508E
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页当前第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页
Data Sheet
19
Rev. 1.0, 2005-06-02
OctalLIU
TM
PEF 22508 E
Pin Descriptions
J3
D3
IO
PU
Data Bus Line 3
K3
D2
IO
PU
Data Bus Line 2
SCI_CLK
I
SCI Bus Clock
Only used if SCI interface mode is selected by IM(1:0) =
11b.
SCLK
I
SPI Bus Clock
Only used if SPI interface mode is selected by IM(1:0) =
10b.
K1
D1
IO
PU
Data Bus Line 1
SCI_RXD
I
PU
SCI Bus Serial Data In
Only used if SCI interface mode is selected by IM(1:0) =
11b.
SDI
I
PU
SPI Serial Data In
Only used if SPI interface mode is selected by IM(1:0) =
10b.
K2
D0
IO
PU
Data Bus Line 0
SCI_TXD
I
PP or oD SCI Bus Serial Data Out
Only used if SCI interface mode is selected by IM(1:0) =
11b.
SDO
I
PU
SPI Bus Serial Data Out
Only used if SPI interface mode is selected by IM(1:0) =
10b.
G15
ALE
I
PU
Address Latch Enable
A high on this line indicates an address on an external
multiplexed address/data bus. The address information
provided on lines A(10:0) is internally latched with the
falling edge of ALE. This function allows the OctalLIU
TM
to be connected to a multiplexed address/data bus
without the need for external latches. In this case, pins
A(7:0) must be connected to the data bus pins
externally. In case of demultiplexed mode this pin can
be connected directly to VDD or can be left open.
H16
RD
I
PU
Read Enable
Intel bus mode.
This signal indicates a read operation. When the
OctalLIU
TM is selected via CS, the RD signal enables
the bus drivers to output data from an internal register
addressed by A(10:0) to the Data Bus.
DS
I
PU
Data Strobe
Motorola bus mode.
This pin serves as input to control read/write operations.
Table 1
I/O Signals (cont’d)
Pin No. Ball
No.
Name
Pin Type Buffer
Type
Function
相关PDF资料
PDF描述
PEF22554E DATACOM, FRAMER, PBGA160
PEF22554HT DATACOM, FRAMER, PQFP144
PES12-42S-N0024
PESD3V3V4UK,132 25 W, UNIDIRECTIONAL, 4 ELEMENT, SILICON, TVS DIODE
PF38F3050L0YUQ3A SPECIALTY MEMORY CIRCUIT, PBGA88
相关代理商/技术参数
参数描述
PEF22508EV1.1-G 功能描述:网络控制器与处理器 IC T/E RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
PEF22508EV11G 制造商:Rochester Electronics LLC 功能描述: 制造商:Infineon Technologies AG 功能描述:
PEF22508EV11GXP 制造商:Lantiq 功能描述:LINE INTERFACE UNITS
PEF22508EV11GXT 制造商:Lantiq 功能描述:LINE INTERFACE UNITS
PEF22509EV1.1 制造商:Infineon Technologies AG 功能描述:SP000205605_T/E ASIC_TY_PB