参数资料
型号: PM7341
厂商: PMC-SIERRA INC
元件分类: 数字传输电路
英文描述: S/UNI INVERSE MULTIPLEXING FOR ATM, 84 LINKS
中文描述: ATM/SONET/SDH SUPPORT CIRCUIT, PBGA416
封装: 27 X 27 MM, 2.28 MM HEIGHT, PLASTIC, BGA-416
文件页数: 116/413页
文件大小: 3291K
代理商: PM7341
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页当前第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页
PRELIMINARY
INVERSE MULTIPLEXING OVER ATM
PM7341 S/UNI-IMA-84
DATASHEET
PMC-2000223
ISSUE 4
INVERSE MULTIPLEXING OVER ATM
PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC., AND FOR ITS CUSTOMERS’ INTERNAL USE
118
This is to enable the IMA to perform a fast recovery from error conditions. An
OCD event will result in a loss of IMA frame sync to ensure differential delay
checking is performed.
10.5 Line Side Physical Layer
The S/UNI-IMA-84 must be configured to support one of either the SBI interface
or the 32 Clock and Data interface.
10.5.1 TX Clock/Data (TCAS)
The S/UNI-IMA-84 supports up to 32 2-pin Clock/Data serial interfaces to
interface with standard framers. Each link is independent and has its own
associated clock. To enable easier support of CTC, a common clock is also
supported using the CTSCLK pin. The S/UNI-IMA-84 responds to the active edge
of each transmit clock by generating a single bit.
When the external framer needs to insert transmission overhead (such as
framing bits) into the data stream provided by the S/UNI-IMA-84, the framer is
required to gap the transmit clock provided to the S/UNI-IMA-84. This will
prevent the S/UNI-IMA-84 from outputting data bits during the overhead bit
period(s).
The Transmit Channel Assigner block (TCAS) processes up to 32 virtual links.
Data for all links is sourced from a single byte-serial stream from the TC layer.
For each link, the TCAS provides a holding register. The TCAS also performs
parallel-to-serial conversion to form a bit-serial stream. When multiple links are in
need of data, TCAS requests data from upstream blocks on a fixed priority basis
with link TSDATA[0] having the highest priority and link TSDATA[31] the lowest.
Links containing a T1 or an E1 stream may be channelized. Data at each time-
slot may be assigned either: (1) to be sourced from the virtual link or (2) to be
unassigned. This mechanism of assigning timeslots enables support of fractional
links. The link clock should only be active during time-slots 1 to 24 of a T1 stream
and inactive during the frame bit. Similarly, the clock is only active during time-
slots 1 to 31 of an E1 stream and inactive during the framing byte. The first bit of
time-slot 1 of a channelized link is identified by noting the absence of the clock
and its re-activation. With knowledge of the transmit link and time-slot identity, the
TCAS performs a table look-up to identify which timeslots are in use.
Links may also be unchannelized. In that case, all data bytes on that link belong
to the virtual link. The TCAS performs a table look-up to identify the link to which
相关PDF资料
PDF描述
PM7342 32 Link Inverse Multiplexer for ATM (IMA) / UNI PHY
PM7344 SATURN QUAD T1/E1 MULTI-PHY USER NETWORK INTERFACE DEVICE
PM7345 SATURN User Network Interface for PDH Applications
PM7346 SATURN QUAD USER NETWORK INTERFACE FOR J2, E3, T3
PM7347 SATURN USER NETWORK INTERFACE for J2/E3/T3
相关代理商/技术参数
参数描述
PM7342 制造商:PMC 制造商全称:PMC 功能描述:32 Link Inverse Multiplexer for ATM (IMA) / UNI PHY
PM7344 制造商:PMC 制造商全称:PMC 功能描述:SATURN QUAD T1/E1 MULTI-PHY USER NETWORK INTERFACE DEVICE