参数资料
型号: UPD703111GM-15-UEU
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 150 MHz, RISC MICROCONTROLLER, PQFP176
封装: 24 X 24 MM, FINE PITCH, PLASTIC, LQFP-176
文件页数: 113/238页
文件大小: 6598K
代理商: UPD703111GM-15-UEU
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页当前第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页
Preliminary User’s Manual U16031EJ2V1UD
20
LIST OF FIGURES (1/6)
Figure No.
Title
Page
3-1
CPU Register Set..........................................................................................................................................69
3-2
CPU Address Space .....................................................................................................................................75
3-3
Images on Address Space............................................................................................................................76
3-4
Memory Map .................................................................................................................................................78
3-5
Recommended Memory Map........................................................................................................................84
4-1
Example When CSC0 Register Is Set to 0803H and CSC1 Register Is Set to 0601H................................119
4-2
Big Endian Addresses Within Word ............................................................................................................125
4-3
Little Endian Addresses Within Word..........................................................................................................125
4-4
Outline of Speculative Read Operation.......................................................................................................148
4-5
BMC Register Switching Timing .................................................................................................................151
4-6
Example of Wait Insertion ...........................................................................................................................157
4-7
Configuration of 8 KB 2-Way Set Associative Instruction Cache ................................................................163
4-8
Memory Map of Internal Instruction RAM....................................................................................................168
5-1
Examples of Connection to SRAM..............................................................................................................184
5-2
SRAM, External ROM, External I/O Access Timing ....................................................................................186
5-3
Examples of Connection to Page ROM ......................................................................................................197
5-4
Example of Control by MA6 to MA3 Bits of PRC Register ..........................................................................198
5-5
Page ROM Access Timing ..........................................................................................................................200
5-6
Example of Connection to SDRAM .............................................................................................................206
5-7
Row Address/Column Address Output .......................................................................................................207
5-8
State Transition of SDRAM Access ............................................................................................................212
5-9
SDRAM Single Read Cycle ........................................................................................................................214
5-10
SDRAM Single Write Cycle.........................................................................................................................220
5-11
SDRAM Access Timing...............................................................................................................................227
5-12
Auto-Refresh Cycle.....................................................................................................................................239
5-13
CBR Refresh Timing (SDRAM)...................................................................................................................240
5-14
Self-Refresh Timing (SDRAM) ....................................................................................................................242
5-15
SDRAM Mode Register Setting Cycle.........................................................................................................244
5-16
SDRAM Register Write Operation Timing...................................................................................................245
6-1
Single Transfer Example 1..........................................................................................................................267
6-2
Single Transfer Example 2..........................................................................................................................267
6-3
Single Transfer Example 3..........................................................................................................................268
6-4
Single Transfer Example 4..........................................................................................................................268
6-5
Single-Step Transfer Example 1 .................................................................................................................269
6-6
Single-Step Transfer Example 2 .................................................................................................................269
6-7
Block Transfer Example..............................................................................................................................270
6-8
Timing of 2-Cycle DMA Transfer (SRAM
→ External I/O)...........................................................................271
6-9
Timing of 2-Cycle DMA Transfer (SDRAM
→ SRAM): Single Transfer Mode
(SRAM Data 1 Wait, SDRAM Latency = 2, BMC Register = 00H, Level Detection Mode)..........................273
6-10
Timing of 2-Cycle DMA Transfer (SRAM
→ SDRAM): Single Transfer Mode
(SRAM Data 1 Wait, BMC Register = 00H, Edge Detection Mode) ...........................................................274
相关PDF资料
PDF描述
UPD70F3271YGF-JBT-A 32-BIT, FLASH, 32 MHz, MICROCONTROLLER, PQFP100
UPD70F3261YGF-JBT-A 32-BIT, FLASH, 32 MHz, MICROCONTROLLER, PQFP100
UPD780031AYCW(A)-XXX 8-BIT, MROM, 8.38 MHz, MICROCONTROLLER, PDIP64
UPD780123GB(A1)-XXX-8ET 8-BIT, MROM, 10 MHz, MICROCONTROLLER, PQFP52
UPD780146GC-XXX-8BT 8-BIT, MROM, 10 MHz, MICROCONTROLLER, PQFP80
相关代理商/技术参数
参数描述
UPD703114 制造商:NEC 制造商全称:NEC 功能描述:32-Bit Single-Chip Microcontrollers
UPD703114A 制造商:NEC 制造商全称:NEC 功能描述:32-Bit Single-Chip Microcontrollers
UPD703114GCA-XXX-8EU 制造商:NEC 制造商全称:NEC 功能描述:32-Bit Single-Chip Microcontrollers
UPD703114GCA-XXX-8EU-A 制造商:NEC 制造商全称:NEC 功能描述:32-Bit Single-Chip Microcontrollers
UPD703114GC-XXX-8EU 制造商:NEC 制造商全称:NEC 功能描述:32-Bit Single-Chip Microcontrollers