参数资料
型号: FUSION878A
厂商: CONEXANT SYSTEMS
元件分类: 颜色信号转换
英文描述: COLOR SIGNAL DECODER, PQFP128
封装: PLASTIC, QFP-128
文件页数: 12/180页
文件大小: 2067K
代理商: FUSION878A
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页当前第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页
Fusion 878A
3.0 Electrical Interfaces
PCI Video Decoder
3.5 I2C Serial EEPROM Interface
100600B
Conexant
3-25
3.5.2.3 Programming
and Write-Protect
The EEPROM can be programmed before soldering onto the PCB, or it may be
programmed through Fusion 878A using the I2C hardware or software modes.
The write transaction sequence is:
1.
START
2.
0xA0
3.
8-bit byte address
4.
8-bit write data
5.
STOP
This 3-byte transaction then initiates a programming cycle internal to the
EEPROM. The write completion status can be monitored by initiating another
write transaction and checking the ACK status. Anytime a transaction has been
aborted with a slave NACK, that implies the EEPROM device is still busy with
the internally timed programming cycle.
The upper half of a 24C02 device can be write-protected by adding a pull-up
resistor to the EEPROM WP pin. Just pull the pin to GND during programming.
3.5.3 Vital Product Data
Fusion 878A complies with the Vital Product Data (VPD) capability structure as
defined in the PCI Local Bus Specification Revision 2.2. The flag bit in the VPD
Capability register indicates the transfer of data between the VPD Data register
and the EEPROM.
To read information from the EEPROM, write a 0 to the VPD flag at the same
time you supply the 15-bit address to the VPD address bits of the VPD Capability
register. The Fusion 878A then sets the VPD flag after it completes reading 4
bytes from the EEPROM, returning Address +3, ... Address +0 (little endian
format). Software should monitor the flag to determine the correct time to read
the VPD Data Register.
To write information to the R/W portion of the EEPROM, write four bytes (a
DWORD) to the VPD Data Register, then set the flat bit to 1 while also supplying
the 15-bit address to the appropriate bits in the VPD Capability register. After
four bytes are written to the EEPROM, the Fusion 878A resets the flag bit to 0.
The VPD Data Register is byte-accessible; however, all data transfers between
the EEPROM and the Fusion 878A are 4-byte transactions.
3.5.3.1 Vital Product
Data EEPROM
Addressing
The 15-bit logical byte address maps to the EEPROM physical storage space
beginning at 0xFB. Only eight bits of the address field are supported. The
EEPROM physical address equals the (VPD logical address + 4) xor 0xFF. Since
all VPD accesses are a full DWORD, the four bytes will use the VPD address + 3
as its base. Decreasing the VPD logical address will then correspond to increasing
the EEPROM physical address.
相关PDF资料
PDF描述
FVXO-HC53BR-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-HC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 180 MHz, HCMOS OUTPUT
FVXO-HC73B-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-LC52BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
FVXO-LC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
相关代理商/技术参数
参数描述
FUSZ03 制造商:Honeywell Sensing and Control 功能描述:
FUTURE 1AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2C PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 3D PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述: