参数资料
型号: FUSION878A
厂商: CONEXANT SYSTEMS
元件分类: 颜色信号转换
英文描述: COLOR SIGNAL DECODER, PQFP128
封装: PLASTIC, QFP-128
文件页数: 17/180页
文件大小: 2067K
代理商: FUSION878A
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页当前第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页
Fusion 878A
3.0 Electrical Interfaces
PCI Video Decoder
3.7 JTAG Interface
100600B
Conexant
3-29
3.7 JTAG Interface
3.7.1 Need for Functional Verification
As the complexity of imaging chips increases, the need to easily access individual
chips for functional verification is becoming vital. The Fusion 878A has
incorporated special circuitry that allows it to be accessed in full compliance with
standards set by the Joint Test Action Group (JTAG). Conforming to IEEE Std
P1149.1 “Standard Test Access Port and Boundary Scan Architecture,” the Fusion
878A has dedicated pins that are used for testability purposes only.
3.7.2 JTAG Approach to Testability
JTAG’s approach to testability uses boundary scan cells placed at each digital pin
and digital interface. In the Fusion 878A, a digital interface is the boundary
between an analog block and a digital block. All cells are interconnected into a
boundary scan register that applies or captures test data used for functional
verification of the integrated circuit. JTAG is particularly useful for board testers
using functional testing methods.
JTAG consists of five dedicated pins comprising the Test Access Port (TAP):
Test Mode Select (TMS)
Test Clock (TCK)
Test Data Input (TDI)
Test Data Out (TDO)
Test Reset (TRST)
The TRST pin will reset the JTAG controller when pulled low at any time.
Verification of the integrated circuit and its connection to other modules on the
printed circuit board can be achieved through these five TAP pins.
With boundary scan cells at each digital interface and pin, the Fusion 878A
has the capability to apply and capture the respective logic levels. Since all of the
digital pins are interconnected as a long shift register, the TAP logic has access
and control of all the necessary pins to verify functionality. The TAP controller
can shift in any number of test vectors through the TDI input and apply them to
the internal circuitry. The output result is scanned out on the TDO pin and
externally checked. While isolating the Fusion 878A from other components on
the board, the user has easy access to all digital pins and digital interfaces through
the TAP and can perform complete functionality tests without using expensive
bed-of-nails testers.
相关PDF资料
PDF描述
FVXO-HC53BR-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-HC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 180 MHz, HCMOS OUTPUT
FVXO-HC73B-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-LC52BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
FVXO-LC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
相关代理商/技术参数
参数描述
FUSZ03 制造商:Honeywell Sensing and Control 功能描述:
FUTURE 1AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2C PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 3D PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述: