参数资料
型号: FUSION878A
厂商: CONEXANT SYSTEMS
元件分类: 颜色信号转换
英文描述: COLOR SIGNAL DECODER, PQFP128
封装: PLASTIC, QFP-128
文件页数: 135/180页
文件大小: 2067K
代理商: FUSION878A
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页当前第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页
2.0 Functional Description
Fusion 878A
2.11 Video and Control Data FIFO
PCI Video Decoder
2-34
Conexant
100600B
Planar mode and packed mode data can be present in the FIFOs at the same
time if a bus access latency persists across a FIELD transition, or if packed VBI
data proceeds planar YCrCb data.
2.11.3 Physical Implementation
The three FIFO outputs are delivered in parallel so that the DMA controller can
monitor the FIFOs and perform skipping (reading and discarding data), if
necessary, on all three simultaneously.
Due to the latency in determining the number of DWORDs placed in each
FIFO, a FIFO Full (FFULL) condition is indicated prior to the FIFO count
reaching the maximum FIFO Size. The FIFO is considered FFULL when the
FIFO Count (FCNT) value equals or exceeds the FFULL value. Table 2-8
indicates the FIFO size and FIFO Full/Almost Full counts in units of DWORDs.
A read must occur on the same cycle as FFULL, otherwise data will overflow
and will be overwritten. The maximum bus latencies for various video formats
and modes are shown in Table 2-9.
In planar mode the three FIFOs operate concurrently and independently. In
packed mode, however, the three FIFOs operate in a merged mode to provide the
maximum size buffer. FSIZE1, 2, and 3 indicate the physical size of each FIFO.
FSIZET represents the total buffer size when the FIFOs work together in packed
mode.
2.11.4 FIFO Input/Output Rates
The input and output ports of the Fusion 878A’s FIFO can operate simultaneously
and are asynchronous to one another.
The maximum FIFO input rate is for consecutive writes of PAL video at 17.73
MHz. However, there are never consecutive-pixel-cycle writes to the same FIFO.
The fastest FIFO write sequence is F1, F2, F1, F3. Therefore, the fastest write
rate to any FIFO is less than or equal to half of the pixel rate.
The maximum FIFO output read rate is one FIFO word at the PCI clock rate
(33 MHz). All three FIFOs can be read simultaneously. Some bus systems may be
designed with PCI clocks slower than 33 MHz. The Fusion 878A data FIFO only
supports systems where the maximum input data rate is less than the output data
rate. It can support a input video clock (17.73 MHz) faster than the PCI clock
(16 MHz) as long as the video data rate does not exceed the available PCI burst
rate.
Table 2-8. FIFO Full/Almost Full Counts
FIFO
Size
FFULL
FAFULL
FIFO1
70
68
64
FIFO2
35
34
32
FIFO3
35
34
32
Total
140
136
128
相关PDF资料
PDF描述
FVXO-HC53BR-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-HC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 180 MHz, HCMOS OUTPUT
FVXO-HC73B-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-LC52BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
FVXO-LC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
相关代理商/技术参数
参数描述
FUSZ03 制造商:Honeywell Sensing and Control 功能描述:
FUTURE 1AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2C PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 3D PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述: