参数资料
型号: FUSION878A
厂商: CONEXANT SYSTEMS
元件分类: 颜色信号转换
英文描述: COLOR SIGNAL DECODER, PQFP128
封装: PLASTIC, QFP-128
文件页数: 34/180页
文件大小: 2067K
代理商: FUSION878A
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页当前第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页
Fusion 878A
5.0 Control Register Definitions-Function 0
PCI Video Decoder
5.3 Local Registers (Memory Mapped)
100600B
Conexant
5-11
MSB Cropping Register)
0x00C—Even Field (E_CROP)
0x08C—Odd Field (O_CROP)
Upon reset this register is initialized to 0x12. HACTIVE_MSB(0) is the LSB. See the VACTIVE, VDELAY,
HACTIVE, and HDELAY registers for descriptions on the operation of this register.
Vertical Delay Register, Lower Byte
0x090—Even Field (E_VDELAY_LO)
0x010—Odd Field (O_VDELAY_LO)
Upon reset this register is initialized to 0x16. VDELAY_LO(0) is the LSB. This 8-bit register is the lower byte
of the 10-bit VDELAY register. The 2 MSBs of VDELAY are contained in the CROP register. VDELAY
defines the number of half lines between the trailing edge of VRESET and the start of active video.
Vertical Active Register, Lower Byte
0x014—Even Field (E_VACTIVE_LO)
0x094—Odd Field (O_VACTIVE_LO)
Upon reset this register is initialized to 0xE0. VACTIVE_LO(0) is the LSB. This 8-bit register is the lower byte
of the 10-bit VACTIVE register. The 2 MSBs of VACTIVE are contained in the CROP register. VACTIVE
defines the number of lines used in the vertical scaling process.
Bits
Type
Default
Name
Description
[7:6]
RW
00
VDELAY_MSB(1)
The most significant two bits of vertical delay register.
[5:4]
RW
01
VACTIVE_MSB
The most significant two bits of vertical active register.
[3:2]
RW
00
HDELAY_MSB
The most significant two bits of horizontal delay register.
[1:0]
RW
10
HACTIVE_MSB
The most significant two bits of horizontal active register.
NOTE(S):
(1) For VDELAY_MSB the E_CROP and O_CROP address pointer is flipped. To write to the even field, VDELAY_MSB bits use the
odd field address. To write to the odd field, VDELAY_MSB bits use the even field address.
Bits
Type
Default
Name
Description
[7:0]
RW
0x16
VDELAY_LO
The LSByte of the vertical delay register.
Bits
Type
Default
Name
Description
[7:0]
RW
0xE0
VACTIVE_LO
The LSByte of the vertical active register.
相关PDF资料
PDF描述
FVXO-HC53BR-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-HC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 180 MHz, HCMOS OUTPUT
FVXO-HC73B-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-LC52BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
FVXO-LC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
相关代理商/技术参数
参数描述
FUSZ03 制造商:Honeywell Sensing and Control 功能描述:
FUTURE 1AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2C PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 3D PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述: