参数资料
型号: 865GV
厂商: Intel Corp.
英文描述: Intel 865G/865GV Graphics and Memory Controller Hub
中文描述: 英特尔865G/865GV图形和内存控制器中枢
文件页数: 32/249页
文件大小: 3540K
代理商: 865GV
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页当前第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页
Intel
82865G/82865GV GMCH Datasheet
33
Signal Description
2.5
AGP Interface
2.5.1
AGP Addressing Signals
NOTES:
1. The table contains two mechanisms to queue requests by the AGP master. Note that the master can only use
one mechanism. When
GPIPE#
is used to queue addresses the master is not allowed to queue addresses
using the SB bus. For example, during configuration time, if the master indicates that it can use either
mechanism, the configuration software will indicate which mechanism the master will use. Once this choice
has been made, the master will continue to use the mechanism selected until the master is reset (and
reprogrammed) to use the other mode. This change of modes is not a dynamic mechanism but rather a static
decision when the device is first being configured after reset.
2. The term
(2.0)
following a signal name indicates its function in AGP 2.0 signaling mode (1.5 V swing).
3. The term
(3.0)
following a signal name indicates its function in AGP 3.0 signaling mode (0.8 V swing).
Signal Name
Type
Description
GPIPE#
(2.0)
DBI_HI
(3.0)
I/O
AGP
Pipelined Read:
This signal
is asserted by the current master to indicate a full
width address is to be queued by the target. The master enqueues one request
each rising clock edge while GPIPE# is asserted. When GPIPE# is
deasserted, no new requests are enqueued across the GAD bus.
GPIPE# may be used in AGP 2.0 signaling modes, but is not permitted by the
AGP 3.0 specification. When operating in AGP 3.0 signaling mode, GPIPE# is
used for DBI_HI.
GPIPE# is a sustained tri-state signal from the master
(
graphics controller
)
and
is an input to the GMCH.
In AGP 3.0 signaling mode this signal is Dynamic Bus Inversion HI.
Dynamic Bus Inversion HI
: This signal goes along with GAD[31:16] to
indicate whether GAD[31:16] must be inverted on the receiving end.
DBI_HI = 0:
GAD[31:16] are not inverted so receiver may use as is.
DBI_HI = 1:
GAD[31:16] are inverted so receiver must invert before use.
The GADSTBF1 and GADSTBS1 strobes are used with DBI_HI. In AGP 3.0
4X data rate mode dynamic bus inversion is disabled by the GMCH while
transmitting (data never inverted and BI_HI driven low); dynamic bus inversion
is enabled when receiving data. For 8X data rate, dynamic bus inversion is
enabled when transmitting and receiving data.
GSBA[7:0]
(2.0)
GSBA[7:0]#
(3.0)
I
AGP
Sideband Address:
This bus
provides an additional bus to pass address and
command to the GMCH from the AGP master.
NOTE:
In AGP 2.0 signaling mode, when sideband addressing is disabled,
these signals are isolated. When sideband addressing is enabled,
internal pull-ups are enabled to prevent indeterminate values on them
in cases where the Graphics Card may not have its GSBA[7:0] output
drivers enabled yet.
相关PDF资料
PDF描述
865G Intel 865G/865GV Graphics and Memory Controller Hub
8663 T-1 Subminiature Lamps
8664 T-1 Subminiature Lamps
8666 T- Subminiature Lamps
86HF160 STANDARD RECOVERY DIODES
相关代理商/技术参数
参数描述
865GVM3-V 制造商:Micro-Star International 功能描述:MSI 865GVM3-V MOTHERBOARD - Bulk
865GVM3-V RPL 制造商:Micro-Star International 功能描述:REPAIR/REPLACEMENT - Bulk
865GVM3-V-DF 制造商:Micro-Star International 功能描述:MSI 865GVM3-V MOTHERBOARD - Bulk
865-OR 制造商:SPC Multicomp 功能描述:TIP JACK INSULATED ORANGE RATED 10 AM
865P NEO 制造商:Micro-Star International 功能描述:865P P4 ATX 533/800* - Bulk