参数资料
型号: LFE3-35EA-6FN484C
厂商: LATTICE SEMICONDUCTOR CORP
元件分类: FPGA
中文描述: FPGA, PBGA484
封装: 23 X 23 MM, LEAD FREE, FPBGA-484
文件页数: 106/130页
文件大小: 2667K
代理商: LFE3-35EA-6FN484C
3-25
DC and Switching Characteristics
Lattice Semiconductor
LatticeECP3 Family Data Sheet
tHWREN_EBR
Hold Write/Read Enable to PFU Memory
0.141
0.145
0.149
ns
tSUCE_EBR
Clock Enable Setup Time to EBR Output
Register
0.087
0.096
0.104
ns
tHCE_EBR
Clock Enable Hold Time to EBR Output
Register
-0.066
-0.080
-0.094
ns
tSUBE_EBR
Byte Enable Set-Up Time to EBR Output
Register
-0.071
-0.070
-0.068
ns
tHBE_EBR
Byte Enable Hold Time to EBR Output
Register
0.118
0.098
0.077
ns
DSP Block Timing
3
tSUI_DSP
Input Register Setup Time
0.32
0.36
0.39
ns
tHI_DSP
Input Register Hold Time
-0.17
-0.19
-0.21
ns
tSUP_DSP
Pipeline Register Setup Time
2.23
2.30
2.37
ns
tHP_DSP
Pipeline Register Hold Time
-1.02
-1.09
-1.15
ns
tSUO_DSP
Output Register Setup Time
3.09
3.22
3.34
ns
tHO_DSP
Output Register Hold Time
-1.67
-1.76
-1.84
ns
tCOI_DSP
Input Register Clock to Output Time
3.68
4.03
4.38
ns
tCOP_DSP
Pipeline Register Clock to Output Time
1.30
1.47
1.64
ns
tCOO_DSP
Output Register Clock to Output Time
0.58
0.60
0.62
ns
tSUOPT_DSP
Opcode Register Setup Time
0.31
0.35
0.39
ns
tHOPT_DSP
Opcode Register Hold Time
-0.20
-0.24
-0.27
ns
tSUDATA_DSP
Cascade_data through ALU to Output
Register Setup Time
1.55
1.67
1.78
ns
tHPDATA_DSP
Cascade_data through ALU to Output
Register Hold Time
-0.44
-0.53
-0.61
ns
1. Internal parameters are characterized but not tested on every device.
2. Commercial timing numbers are shown. Industrial timing numbers are typically slower and can be extracted from the ispLEVER software.
3. DSP slice is configured in Multiply Add/Sub 18x18 mode.
4. The output register is in Flip-flop mode.
LatticeECP3 Internal Switching Characteristics
1, 2 (Continued)
Over Recommended Commercial Operating Conditions
Parameter
Description
-8
-7
-6
Units.
Min.
Max.
Min.
Max.
Min.
Max.
相关PDF资料
PDF描述
LFEC10E-5FN256C
LFXTAL015822 QUARTZ CRYSTAL RESONATOR, 0.032768 MHz
LFXTAL033073BULK QUARTZ CRYSTAL RESONATOR, 22.1184 MHz
LGK2308-0301F 2.5 MM AUDIO CONNECTOR, JACK
LGP1331 6.3V, DC POWER PLUG OR JACK
相关代理商/技术参数
参数描述
LFE3-35EA-6FN484I 功能描述:FPGA - 现场可编程门阵列 33.3K LUTs 295 I/O 1.2V -6 Speed IND RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
LFE3-35EA-6FN672C 功能描述:FPGA - 现场可编程门阵列 33.3K LUTs 310 I/O 1.2V -6 Speed RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
LFE3-35EA-6FN672I 功能描述:FPGA - 现场可编程门阵列 33.3K LUTs 310 I/O 1.2V -6 Speed IND RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
LFE3-35EA-6FTN256C 功能描述:FPGA - 现场可编程门阵列 33.3K LUTs 133 I/O 1.2V -6 Speed RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
LFE3-35EA-6FTN256I 功能描述:FPGA - 现场可编程门阵列 33.3K LUTs 133 I/O 1.2V -6 Speed IND RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256