参数资料
型号: M30955FJTGP
元件分类: 微控制器/微处理器
英文描述: FLASH, 64 MHz, MICROCONTROLLER, PQFP144
封装: 20 X 20 MM, 0.50 MM PITCH, PLASTIC, LQFP-144
文件页数: 51/579页
文件大小: 12750K
代理商: M30955FJTGP
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页当前第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页第461页第462页第463页第464页第465页第466页第467页第468页第469页第470页第471页第472页第473页第474页第475页第476页第477页第478页第479页第480页第481页第482页第483页第484页第485页第486页第487页第488页第489页第490页第491页第492页第493页第494页第495页第496页第497页第498页第499页第500页第501页第502页第503页第504页第505页第506页第507页第508页第509页第510页第511页第512页第513页第514页第515页第516页第517页第518页第519页第520页第521页第522页第523页第524页第525页第526页第527页第528页第529页第530页第531页第532页第533页第534页第535页第536页第537页第538页第539页第540页第541页第542页第543页第544页第545页第546页第547页第548页第549页第550页第551页第552页第553页第554页第555页第556页第557页第558页第559页第560页第561页第562页第563页第564页第565页第566页第567页第568页第569页第570页第571页第572页第573页第574页第575页第576页第577页第578页第579页
12. DMAC
Page 119 of 551
A software trigger or an interrupt request generated by individual peripheral functions can be the DMA transfer request
source. Bits DSEL 4 to DSEL0 in the DMiSL register determine what source is selected. When a software trigger is
selected, a DMA transfer is started by setting the DSR bit in the DMiSL register to 1. When an interrupt request
generated by individual peripheral functions is selected, a DMA transfer is started by an interrupt request occurrence.
Unlike other interrupt requests, the I flag and interrupt control register do not affect a DMA transfer. A DMA request
can be acknowledged even if an interrupt is disabled or an interrupt request cannot be acknowledged for other reasons.
The IR bit in the interrupt control register does not change when a DMA request is acknowledged.
Table 12.1
DMAC Specifications
NOTE:
1. The IR bit in the interrupt control register does not change when a DMA request is acknowledged.
Item
Specification
Channels
4 channels (cycle-steal method)
Transfer memory space
From a given address in a 16-Mbyte space to a fixed address in a 16-Mbyte space
From a fixed address in a 16-Mbyte space to a given address in a 16-Mbyte space
Maximum bytes transferred
128 Kbytes (when a 16-bit data is transferred) or 64 Kbytes (when an 8-bit data is
transferred)
DMA request source(1)
Falling edge or both edges of signals applied to pins INT0 to INT3
INT6 to INT8 pins interrupt request
Timer A0 to A4 interrupt requests
Timer B0 to B5 interrupt requests
UART0 to UART6 transmit and receive interrupt requests
A/D0 conversion interrupt request
Intelligent I/O interrupt request
CAN interrupt request
Software trigger
Channel priority
DMA0 > DMA1 > DMA2 > DMA3 (DMA0 has the highest priority)
Transfer unit
8 bits, 16 bits
Transfer address
Fixed address: one specified address
Incremented address: address which is incremented by the transfer unit on each
successive access.
(Source address and destination address cannot be both fixed nor both
incremented.)
Transfer
mode
Single transfer
Transfer is completed when the DCTi register (i = 0 to 3) is set to 0000h
Repeat transfer
When the DCTi register is set to 0000h, values of the DRCi register are reloaded
into the DCTi register and a DMA transfer is continued
DMA interrupt request
generation timing
When the DCTi register changes 0001h to 0000h, a DMA interrupt request is
generated
DMA startup Single transfer
DMAC starts a data transfer when a DMA request is generated after bits MDi1 and
MDi0 in the DMDj register (j = 0 to 1) are set to 01b (single transfer), while the DCTi
register is set to 0001h or higher value
Repeat transfer
DMAC starts a data transfer when a DMA request is generated after bits MDi1 and
MDi0 are set to 11b (repeat transfer), while the DCTi register is set to 0001h or
higher value
DMA stop
Single transfer
DMAC stops when bits MDi1 and MDi0 are set to 00b (DMA disabled). Or when
the DCTi register is set to 0000h (0 DMA transfer) by a DMA transfer or writing
Repeat transfer
DMA stops when bits MDi1 and MDi0 are set to 00b. Or when the DCTi register is
set to 0000h by a DMA transfer or writing, and the DRCi register is set to 0000h
Reload timing to registers DCTi
and DMAi
Values are reloaded when the DCTi register changes from 0001h to 0000h in
repeat transfer mode
DMA transfer time
Minimum 3 bus clocks between SFR area and internal RAM
相关PDF资料
PDF描述
M38D5XGXHP 8-BIT, FLASH, 6.25 MHz, MICROCONTROLLER, PQFP80
MC9328MX21SVK 32-BIT, 266 MHz, MICROPROCESSOR, PBGA289
MK3724GLFTR 73.728 MHz, OTHER CLOCK GENERATOR, PDSO16
MB95F136TSPFV 8-BIT, FLASH, 10 MHz, MICROCONTROLLER, PDSO28
MB95F353EPFT-G-SNE2 MICROCONTROLLER, PDSO24
相关代理商/技术参数
参数描述
M30AA24D 制造商:MAG 功能描述:RELAY MAGNECRAFT MERCURY NOTES
M30AA-24-D 制造商:MAG 功能描述:RELAY MAGNECRAFT MERCURY NOTES
M30C108543C-25 制造商:Harwin 功能描述:
M30C108546C-20-145 制造商:Harwin 功能描述:
M30C221F3-XXXFP 制造商:RENESAS 制造商全称:Renesas Technology Corp 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER