参数资料
型号: 865G
厂商: Intel Corp.
英文描述: Intel 865G/865GV Graphics and Memory Controller Hub
中文描述: 英特尔865G/865GV图形和内存控制器中枢
文件页数: 81/249页
文件大小: 3540K
代理商: 865G
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页当前第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页
82
Intel
82865G/82865GV GMCH Datasheet
Register Description
3.5.31
GMCHCFG—GMCH Configuration Register (Device 0)
Address Offset:
Default Value:
Access:
Size:
C6–C7h
0000h
R/W, RO
16 bits
Bit
Descriptions
15:13
Number of Stop Grant Cycles (NSG)—R/W.
This field contains the number of Stop Grant
transactions expected on the FSB bus before a Stop Grant Acknowledge packet is sent to the
ICH5. This field is programmed by the BIOS after it has enumerated the processors and before it
has enabled Stop Clock generation in the ICH5. Once this field has been set, it should not be
modified. Note that each enabled thread within each processor will generate Stop Grant
Acknowledge transactions.
000 = HI Stop Grant sent after 1 FSB Stop Grant
001 = HI Stop Grant sent after 2 FSB Stop Grants
010–111
=
Reserved
12
Reserved
11:10
System Memory Frequency Select (SMFREQ)—R/W.
Default = 00. The DDR memory
frequency is determined by the following table and partly determined by the FSB frequency.
FSBFREQ[1:0] =00
SMFREQ[11:10]=01
FSBFREQ[1:0] =01
SMFREQ[11:10]=00
FSBFREQ[1:0] =01
SMFREQ[11:10]=01
FSBFREQ[1:0] =10
SMFREQ[11:10]=01
FSBFREQ[1:0] =10
SMFREQ[11:10]=10
All others are Reserved
Note that Memory I/O Clock always runs at 2x the frequency of the memory clock.
When writing a new value to this register, software must perform a clock synchronization
sequence to apply the new timings. The new value does not get applied until this is completed.
System Memory DDR set to 266 MHz
System Memory DDR set to 266 MHz
System Memory DDR set to 333 MHz
System Memory DDR set to 333 (320) MHz
System Memory DDR set to 400 MHz
9:6
Reserved
5
MDA Present (MDAP)—R/W.
This bit works with the VGA Enable bits in the BCTRL1 register of
Device 1 to control the routing of processor-initiated transactions targeting MDA compatible I/O
and memory address ranges. This bit should not be set if Device 1's VGA Enable bit is not set. If
Device 1's VGA enable bit is not set, then accesses to I/O address range x3BCh–x3BFh are
forwarded to HI. If the VGA enable bit is not set, then accesses to I/O address range x3BCh–
x3BFh are treated just like any other I/O accesses. That is, the cycles are forwarded to AGP if the
address is within the corresponding IOBASE and IOLIMIT and ISA enable bit is not set; otherwise,
they are forwarded to HI. MDA resources are defined as the following:
Memory:
0B0000h – 0B7FFFh
I/O:
3B4h, 3B5h, 3B8h, 3B9h, 3BAh, 3BFh,
(including ISA address aliases, A[15:10] are not used in decode)
Any I/O reference that includes the I/O locations listed above, or their aliases, will be forwarded to
the hub interface, even if the reference includes I/O locations not listed above.
The following table shows the behavior for all combinations of MDA and VGA:
VGA
MDA
Behavior
0
0
All references to MDA and VGA go to HI.
0
1
Illegal combination (DO NOT USE).
1
0
All references to VGA go to Device 1.
MDA-only references (I/O address 3BFh and aliases) will go to HI.
1
1
VGA references go to AGP/PCI; MDA references go to HI.
4
Reserved
相关PDF资料
PDF描述
8663 T-1 Subminiature Lamps
8664 T-1 Subminiature Lamps
8666 T- Subminiature Lamps
86HF160 STANDARD RECOVERY DIODES
86HF120M STANDARD RECOVERY DIODES
相关代理商/技术参数
参数描述
865G NEO2-LS 制造商:Micro-Star International 功能描述:865G P4 ATX 800FSB VID - Bulk
865GM2-LS 制造商:Micro-Star International 功能描述:INTEL P4 800FSB MOTHERBOARD - Bulk
865GV 制造商:INTEL 制造商全称:Intel Corporation 功能描述:Intel 865G/865GV Graphics and Memory Controller Hub
865GVM3-V 制造商:Micro-Star International 功能描述:MSI 865GVM3-V MOTHERBOARD - Bulk
865GVM3-V RPL 制造商:Micro-Star International 功能描述:REPAIR/REPLACEMENT - Bulk