参数资料
型号: IP-RIOPHY
厂商: Altera
文件页数: 20/212页
文件大小: 0K
描述: IP RAPID I/O
标准包装: 1
系列: *
类型: MegaCore
功能: 快速输入/输出接口,物理层
许可证: 初始许可证
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页当前第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页
1–12
Chapter 1: About This MegaCore Function
Release Information
Table 1–8 shows the recommended device speed grades for earlier device families.
Table 1–8. Recommended Device Family Speed Grades for Legacy Devices
Mode
1x
4x
Device
Family
Rate
f MAX
1.25
Gbaud
31.25
MHz
2.5
Gbaud
62.50
MHz
3.125
Gbaud
78.125
MHz
5.0
Gbaud
125
MHz
1.25
Gbaud
62.5
MHz
2.5
Gbaud
125
MHz
3.125
Gbaud
156.25
MHz
5.0
Gbaud
250
MHz
Arria GX
-6
-6
-6
-6
-6
Arria II GX
Arria II GZ
-4, -5, -6
-3, -4
-4, -5, -6
-3, -4
-4, -5, -6
-3, -4
-3
-4, -5, -6
-3, -4
-4, -5
-3, -4
-4, -5
-3, -4
Stratix II,
Stratix II GX
-3, -4, -5
-3, -4, -5
-3, -4, -5
-3, -4, -5
-3, -4
-3
Stratix III
Stratix IV
Cyclone II,
Cyclone III
-2, -3, -4
-2, -3, -4
-6, -7, -8
-2, -3, -4
-2, -3, -4
-6, -7, -8
-2, -3, -4
-2, -3, -4
-6, -7
-2, -3, -4
-2, -3, -4
-2, -3, -4
-6, -7, -8
-2, -3, -4
-2, -3, -4
-2, -3
-2, -3, -4
-2, -3 (6)
Cyclone IV GX
-6, -7, -8
-6, -7, -8
-6, -7
-6, -7, -8
-6
Notes to Table 1–8 :
(1) In this table, the entry -n indicates that both the industrial speed grade In and the commercial speed grade Cn are supported for this device
family, RapidIO mode, and baud rate.
(2) Only the -6 speed grade is available for the Arria GX device family.
(3) Not supported for this device family.
(4) Altera does not recommend implementation of 4x RapidIO IP core variations with lane speeds of 2.5 Gbaud in the smallest member of the
Arria GX device family (EP1AGX20). For other devices in the Arria GX family, you can use the Design Space Explorer in the Quartus II software
to find the optimal Fitter settings for your design to meet the timing constraints. Following the Timing Advisor's recommendations, including
optimizing for speed and using LogicLock regions may be necessary to meet timing, especially for more complex variations.
(5) 4x 3.125 Gbaud is possible in a -4 speed grade Stratix II and Stratix II GX device only with the smallest Rx and Tx buffer sizes.
(6) Altera recommends that for designs that include a 4× 5.0 Gbaud RapidIO IP core variation and that target a -3 speed grade Stratix IV GX device,
you use multiple seeds in the Quartus II Design Space Explorer to find the optimal Fitter settings to meet the timing constraints. Following the
Timing Advisor's recommendations, including optimizing for speed and using LogicLock regions may be necessary to meet timing, especially
for more complex variations implemented in the largest devices.
(7) The RapidIO IP core supports only the EP4CGX50, EP4CGX75, EP4CGX110, and EP4CGX150 Cyclone IV GX devices.
(8) Some simple Cyclone IV GX 4× variations, such as physical-layer-only variations, may meet timing at 2.5 Gbaud in -7 speed grade devices, after
following the Timing Advisor’s recommendations.
Release Information
Table 1–9 provides information about this release of the RapidIO IP core.
Table 1–9. RapidIO Release Information
RapidIO MegaCore Function
User Guide
Version
Release Date
Ordering Code
Product ID
Vendor ID
Item
Description
13.0
May 2013
IP-RIOPHY
0095
6AF7
May 2013 Altera Corporation
相关PDF资料
PDF描述
IP-RLDRAMII IP RLDRAM II CONTROLLER
IP-RSDEC IP REED-SOLOMON DECODER
IP-SDI IP VIDEO INTERFACE - SDI
IP-SDRAM/DDR2 IP DDR2 SDRAM CONTROLLER
IP-SLITE2 IP SERIALLITE II
相关代理商/技术参数
参数描述
IPRL2 制造商:Carlo Gavazzi 功能描述:
IPRL3 制造商:Carlo Gavazzi 功能描述: 制造商:Carlo Gavazzi 功能描述:IL FL PB PL 22MM GRN
IPRL6 制造商:Carlo Gavazzi 功能描述:IL FL PB PL 22MM WHT
IP-RLDII/UNI 功能描述:开发软件 RLDRAM II Controllrs MegaCore RoHS:否 制造商:Atollic Inc. 产品:Compilers/Debuggers 用于:ARM7, ARM9, Cortex-A, Cortex-M, Cortex-R Processors
IP-RLDRAMII 功能描述:开发软件 RLDRAM II Controllrs MegaCore RoHS:否 制造商:Atollic Inc. 产品:Compilers/Debuggers 用于:ARM7, ARM9, Cortex-A, Cortex-M, Cortex-R Processors