参数资料
型号: S1C17554B00E10H
元件分类: 微控制器/微处理器
英文描述: 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
封装: 3.137 X 3.137 MM, 0.72 MM HEIGHT, 0.40 MM PITCH, WCSP-48
文件页数: 138/318页
文件大小: 2643K
代理商: S1C17554B00E10H
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页当前第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页
19 UNIVERSAL SERIAL INTERFACE (USI) [S1C17564]
S1C17554/564 TECHNICAL MANUAL
Seiko Epson Corporation
19-35
ISIF is set to 1 when the operation that is specified and triggered using the USI_ISTGx register has
completed. At the same time an operation completion interrupt request is sent to the ITC if ISIE/USI_
ISIEx register is 1. ISIF is reset by writing 1.
Precautions
19.9
Interface mode setting
Be sure to perform software reset (USIMOD[2:0]/USI_GCFGx register = 0x0) and set the interface mode (USI-
MOD[2:0]/USI_GCFGx register = 0x1, 0x2, 0x4, or 0x5) before changing other USI configurations.
Busy flags
The busy flags listed below may be set with delay. When checking the busy status after performing an operation
that sets the busy flag, wait for at least one T16F output clock cycle before reading the flag. If the busy flag is
read with no wait time inserted, the flag may not indicate the current status properly.
9.1 Busy Flags and Delay Conditions
Table 19.
Interface mode
Busy flag
Timing with delay occurred
UART mode
UTBSY/USI_UIFx register After transmit data is written to the transmit data buffer
SPI master mode SSIF/USI_SIFx register
After transmit data is written to the transmit data buffer in normal
mode (No delay will occur in fast mode.)
I2C master mode IMBSY/USI_IMIFx register After the trigger bit is set
I2C slave mode
ISBSY/USI_ISIFx register After the trigger bit is set
PCLK
T16F output clock
Transmit data buffer
Transmit shift register
Busy flag
Wait time
DA
The busy flag can be checked.
9.1 Waiting Before Reading Busy Flag
Figure 19.
Receiving control byte in I2C slave mode
The external I2C master device sends a control byte to the I2C slave device when an ACK has been received af-
ter sending a slave address. The subsequent operations of the slave device are determined by the control byte.
SDA line
1: Write (by master)
0: Read (by master)
11: Reserved
10: 32-bit address
01: 16-bit address
00: 8-bit address
Start condition
D7
D6
D5
D4
D3
D2
D1
D0
STA
Reserved
Addr size R/W
ACK
R/W
ACK
Slave address
Access address
Control byte
9.2 Control Byte Sent from I
Figure 19.
2C Master
I2C master write (data receiving from master)
SDA line
Start condition
Write
16-bit address
and data write
STA
Stop condition
Access address
STP
ACK
Slv_Addr
Addr[15:8]
ACK
Addr[7:0]
ACK
DA0
ACK
DA1
0x02
Write data
0
9.3 I
Figure 19.
2C Master Write (Data Receiving from Master)
The control byte specifies the access address size and writing operations. The received data that follow the
control byte should be used as the address and the data to be written according to the access address size.
相关PDF资料
PDF描述
S1C17554B00E10M 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
S1C17554B00E10P 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
S1C17554B00E10R 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
S1C17554D00E10E 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, UUC
S1C17554D00E10F 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, UUC
相关代理商/技术参数
参数描述
S1C17555 制造商:EPSON 制造商全称:EPSON 功能描述:16-bit Single Chip Microcontroller
S1C17564 制造商:EPSON 制造商全称:EPSON 功能描述:16-bit Single Chip Microcontroller
S1C17564D111000 制造商:Epson Electronics America Inc 功能描述:16-bit, 128KB Flash (OSC3 = Ceramic)
S1C17564F111100 功能描述:显示驱动器和控制器 16-bit, 128KB Flash RoHS:否 制造商:Panasonic Electronic Components 工作电源电压:2.7 V to 5.5 V 最大工作温度: 安装风格:SMD/SMT 封装 / 箱体:QFN-44 封装:Reel
S1C17565 制造商:EPSON 制造商全称:EPSON 功能描述:16-bit Single Chip Microcontroller