参数资料
型号: S1C17554B00E10H
元件分类: 微控制器/微处理器
英文描述: 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
封装: 3.137 X 3.137 MM, 0.72 MM HEIGHT, 0.40 MM PITCH, WCSP-48
文件页数: 198/318页
文件大小: 2643K
代理商: S1C17554B00E10H
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页当前第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页
APPENDIX A LIST OF I/O REGISTERS
S1C17554/564 TECHNICAL MANUAL
Seiko Epson Corporation
AP-A-3
Peripheral
Address
Register name
Function
USI Ch.0
(8-bit device)
0x50cb
USI_IMIE0
USI Ch.0 I2C Master Mode Interrupt Enable
Register
Enables interrupts.
0x50cc
USI_IMIF0
USI Ch.0 I2C Master Mode Interrupt Flag
Register
Indicates interrupt occurrence status.
0x50cd
USI_ISTG0
USI Ch.0 I2C Slave Mode Trigger Register
Starts I2C slave operations.
0x50ce
USI_ISIE0
USI Ch.0 I2C Slave Mode Interrupt Enable
Register
Enables interrupts.
0x50cf
USI_ISIF0
USI Ch.0 I2C Slave Mode Interrupt Flag Register Indicates interrupt occurrence status.
USI Ch.1
(8-bit device)
0x50e0
USI_GCFG1
USI Ch.1 Global Configuration Register
Sets interface and MSB/LSB mode.
0x50e1
USI_TD1
USI Ch.1 Transmit Data Buffer Register
Transmit data buffer
0x50e2
USI_RD1
USI Ch.1 Receive Data Buffer Register
Receive data buffer
0x50e3
USI_UCFG1
USI Ch.1 UART Mode Configuration Register
Sets UART transfer conditions.
0x50e4
USI_UIE1
USI Ch.1 UART Mode Interrupt Enable Register Enables interrupts.
0x50e5
USI_UIF1
USI Ch.1 UART Mode Interrupt Flag Register
Indicates interrupt occurrence status.
0x50e6
USI_SCFG1
USI Ch.1 SPI Master Mode Configuration
Register
Sets SPI transfer conditions.
0x50e7
USI_SIE1
USI Ch.1 SPI Master Mode Interrupt Enable
Register
Enables interrupts.
0x50e8
USI_SIF1
USI Ch.1 SPI Master Mode Interrupt Flag
Register
Indicates interrupt occurrence status.
0x50e9
USI_SMSK1
USI Ch.1 SPI Master Mode Receive Data Mask
Register
Sets receive data mask.
0x50ea
USI_IMTG1
USI Ch.1 I2C Master Mode Trigger Register
Starts I2C master operations.
0x50eb
USI_IMIE1
USI Ch.1 I2C Master Mode Interrupt Enable
Register
Enables interrupts.
0x50ec
USI_IMIF1
USI Ch.1 I2C Master Mode Interrupt Flag
Register
Indicates interrupt occurrence status.
0x50ed
USI_ISTG1
USI Ch.1 I2C Slave Mode Trigger Register
Starts I2C slave operations.
0x50ee
USI_ISIE1
USI Ch.1 I2C Slave Mode Interrupt Enable
Register
Enables interrupts.
0x50ef
USI_ISIF1
USI Ch.1 I2C Slave Mode Interrupt Flag Register Indicates interrupt occurrence status.
Power
generator
(8-bit device)
0x5121
VD1_CTL
VD1 Control Register
Controls the regulator operation mode.
P port &
port MUX
(8-bit device)
0x5200
P0_IN
P0 Port Input Data Register
P0 port input data
0x5201
P0_OUT
P0 Port Output Data Register
P0 port output data
0x5202
P0_OEN
P0 Port Output Enable Register
Enables P0 port outputs.
0x5203
P0_PU
P0 Port Pull-up Control Register
Controls the P0 port pull-up resistor.
0x5205
P0_IMSK
P0 Port Interrupt Mask Register
Enables P0 port interrupts.
0x5206
P0_EDGE
P0 Port Interrupt Edge Select Register
Selects the signal edge for generating P0
port interrupts.
0x5207
P0_IFLG
P0 Port Interrupt Flag Register
Indicates/resets the P0 port interrupt occur-
rence status.
0x5208
P0_CHAT
P0 Port Chattering Filter Control Register
Controls the P0 port chattering filter.
0x5209
P0_KRST
P0 Port Key-Entry Reset Configuration Register Configures the P0 port key-entry reset function.
0x520a
P0_IEN
P0 Port Input Enable Register
Enables P0 port inputs.
0x5210
P1_IN
P1 Port Input Data Register
P1 port input data
0x5211
P1_OUT
P1 Port Output Data Register
P1 port output data
0x5212
P1_OEN
P1 Port Output Enable Register
Enables P1 port outputs.
0x5213
P1_PU
P1 Port Pull-up Control Register
Controls the P1 port pull-up resistor.
0x5215
P1_IMSK
P1 Port Interrupt Mask Register
Enables P1 port interrupts.
0x5216
P1_EDGE
P1 Port Interrupt Edge Select Register
Selects the signal edge for generating P1
port interrupts.
0x5217
P1_IFLG
P1 Port Interrupt Flag Register
Indicates/resets the P1 port interrupt occur-
rence status.
0x5218
P1_CHAT
P1 Port Chattering Filter Control Register
Controls the P1 port chattering filter.
0x521a
P1_IEN
P1 Port Input Enable Register
Enables P1 port inputs.
0x5220
P2_IN
P2 Port Input Data Register
P2 port input data
0x5221
P2_OUT
P2 Port Output Data Register
P2 port output data
0x5222
P2_OEN
P2 Output Enable Register
Enables P2 port outputs.
0x5223
P2_PU
P2 Port Pull-up Control Register
Controls the P2 port pull-up resistor.
0x5225
P2_IMSK
P2 Port Interrupt Mask Register
Enables P2 port interrupts.
0x5226
P2_EDGE
P2 Port Interrupt Edge Select Register
Selects the signal edge for generating P2
port interrupts.
0x5227
P2_IFLG
P2 Port Interrupt Flag Register
Indicates/resets the P2 port interrupt occur-
rence status.
0x5228
P2_CHAT
P2 Port Chattering Filter Control Register
Controls the P2 port chattering filter.
0x522a
P2_IEN
P2 Port Input Enable Register
Enables P2 port inputs.
0x5230
P3_IN
P3 Port Input Data Register
P3 port input data
0x5231
P3_OUT
P3 Port Output Data Register
P3 port output data
相关PDF资料
PDF描述
S1C17554B00E10M 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
S1C17554B00E10P 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
S1C17554B00E10R 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, PBGA48
S1C17554D00E10E 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, UUC
S1C17554D00E10F 16-BIT, FLASH, 24 MHz, RISC MICROCONTROLLER, UUC
相关代理商/技术参数
参数描述
S1C17555 制造商:EPSON 制造商全称:EPSON 功能描述:16-bit Single Chip Microcontroller
S1C17564 制造商:EPSON 制造商全称:EPSON 功能描述:16-bit Single Chip Microcontroller
S1C17564D111000 制造商:Epson Electronics America Inc 功能描述:16-bit, 128KB Flash (OSC3 = Ceramic)
S1C17564F111100 功能描述:显示驱动器和控制器 16-bit, 128KB Flash RoHS:否 制造商:Panasonic Electronic Components 工作电源电压:2.7 V to 5.5 V 最大工作温度: 安装风格:SMD/SMT 封装 / 箱体:QFN-44 封装:Reel
S1C17565 制造商:EPSON 制造商全称:EPSON 功能描述:16-bit Single Chip Microcontroller