参数资料
型号: MT41J128M16HA-107:D
元件分类: DRAM
英文描述: 128M X 16 DDR DRAM, PBGA96
封装: 9 X 14 MM, LEAD FREE, FBGA-96
文件页数: 88/210页
文件大小: 12448K
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页当前第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页
Extended Temperature Usage
Micron’s DDR3 SDRAM supports the optional extended temperature range of 0°C to
+95°C, TC. Thus, the SRT and ASR options must be used at a minimum.
The extended temperature range DRAM must be refreshed externally at 2X (double re-
fresh) anytime the case temperature is above +85°C (and does not exceed +95°C). The
external refreshing requirement is accomplished by reducing the refresh period from
64ms to 32ms. However, self refresh mode requires either ASR or SRT to support the
extended temperature. Thus either ASR or SRT must be enabled when TC is above
+85°C or self refresh cannot be used until the case temperature is at or below +85°C.
Table 78 summarizes the two extended temperature options and Table 79 summarizes
how the two extended temperature options relate to one another.
Table 78: Self Refresh Temperature and Auto Self Refresh Description
Field
MR2 Bits
Description
Self Refresh Temperature (SRT)
SRT
7
If ASR is disabled (MR2[6] = 0), SRT must be programmed to indicate TOPER during self refresh:
*MR2[7] = 0: Normal operating temperature range (0°C to +85°C)
*MR2[7] = 1: Extended operating temperature range (0°C to +95°C)
If ASR is enabled (MR2[7] = 1), SRT must be set to 0, even if the extended temperature range is
supported
*MR2[7] = 0: SRT is disabled
Auto Self Refresh (ASR)
ASR
6
When ASR is enabled, the DRAM automatically provides SELF REFRESH power management func-
tions, (refresh rate for all supported operating temperature values)
* MR2[6] = 1: ASR is enabled (M7 must = 0)
When ASR is not enabled, the SRT bit must be programmed to indicate TOPER during SELF REFRESH
operation
* MR2[6] = 0: ASR is disabled, must use manual self refresh temperature (SRT)
Table 79: Self Refresh Mode Summary
MR2[6]
(ASR)
MR2[7]
(SRT) SELF REFRESH Operation
Permitted Operating Temperature
Range for Self Refresh Mode
0
Self refresh mode is supported in the normal temperature range Normal (0°C to +85°C)
0
1
Self refresh mode is supported in normal and extended temper-
ature ranges; When SRT is enabled, it increases self refresh
power consumption
Normal and extended (0°C to +95°C)
1
0
Self refresh mode is supported in normal and extended temper-
ature ranges; Self refresh power consumption may be tempera-
ture-dependent
Normal and extended (0°C to +95°C)
1
Illegal
2Gb: x4, x8, x16 DDR3 SDRAM
Extended Temperature Usage
PDF: 09005aef826aaadc
2Gb_DDR3_SDRAM.pdf – Rev. K 04/10 EN
178
Micron Technology, Inc. reserves the right to change products or specifications without notice.
2006 Micron Technology, Inc. All rights reserved.
相关PDF资料
PDF描述
MT45W2MW16BBB-856WT 2M X 16 PSEUDO STATIC RAM, 85 ns, PBGA54
MT46H32M32LGCM-5IT:A 32M X 32 DDR DRAM, 5 ns, PBGA90
MT46HC32M16LFCX-75:B 32M X 16 DDR DRAM, 7.5 ns, PBGA90
MT46HC32M16LGCM-54IT:B 32M X 16 DDR DRAM, 5.4 ns, PBGA90
MT47H32M16BT-37VL:A 32M X 16 DDR DRAM, 0.5 ns, PBGA92
相关代理商/技术参数
参数描述